[发明专利]用于百亿亿次级结构的时间同步的方法、装置和系统有效
| 申请号: | 201611224436.4 | 申请日: | 2016-11-22 |
| 公开(公告)号: | CN107040326B | 公开(公告)日: | 2019-03-22 |
| 发明(设计)人: | T·D·洛维特;M·A·帕克;M·S·比利泰拉 | 申请(专利权)人: | 英特尔公司 |
| 主分类号: | H04J3/06 | 分类号: | H04J3/06 |
| 代理公司: | 永新专利商标代理有限公司 72002 | 代理人: | 刘瑜;王英 |
| 地址: | 美国加*** | 国省代码: | 美国;US |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 用于实现跨百亿亿次级结构的时间同步的方法和装置。主时钟节点经由包括多个结构交换机和多个结构链路的结构耦合到多个从节点,其中每一个从节点经由遍历至少一个结构交换机的各自的时钟树路径连接至该主时钟节点。该结构交换机被配置为选择地沿着具有固定延迟的旁路掉该交换机的缓冲器和交换机电路的路径内部转发主时钟时间数据,这使得全部时钟树路径同样具有固定延迟。针对每一个从节点确定该时钟树路径的固定延迟。然后通过使用由每一个从节点接收的主时钟时间数据和确定的从主时钟节点到从节点的时钟树路径的固定延迟将从节点的本地时钟与主时钟进行同步。还提供了用于确定主时钟和本地时钟之间的时钟速率不匹配的技术。 | ||
| 搜索关键词: | 百亿 次级 结构 时间 同步 | ||
【主权项】:
1.一种用于百亿亿次级结构的时间同步的方法,所述方法在包括经由包括多个结构交换机和多个结构链路的结构通信地耦合到多个从节点的主时钟节点的环境中执行,所述方法包括:经由具有固定延迟的时钟树路径将由在所述主时钟节点上操作的主时钟生成的主时钟时间数据转发至所述多个从节点中的每一个从节点;对于给定的从节点,确定从所述主时钟节点至所述从节点的所述时钟树路径的所述固定延迟;以及使用由所述从节点接收的所述主时钟时间数据以及被确定的从所述主时钟节点至所述从节点的所述时钟树路径的所述固定延迟来对所述从节点的本地时钟和在所述主时钟节点上操作的所述主时钟进行同步,其中,对于所述从节点的至少一部分从节点,从所述主时钟节点至那些从节点的时钟树路径遍历多个结构交换机,并且其中,遍历所述主时钟节点和从节点之间的给定转发路径的多个结构交换机中的每一个结构交换机包括上游时钟端口的接收端口和下游时钟端口的发送端口之间的至少一个旁路电路路径,所述至少一个旁路电路路径能够实现在所述接收端口处接收的数据沿着旁路电路路径被转发至所述发送端口。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201611224436.4/,转载请声明来源钻瓜专利网。





