[发明专利]一种多级折叠内插型模数转换器及其译码方法有效

专利信息
申请号: 201611221941.3 申请日: 2016-12-26
公开(公告)号: CN106656189B 公开(公告)日: 2020-04-21
发明(设计)人: 刘华森;吴旦昱;武锦;周磊;刘新宇 申请(专利权)人: 中国科学院微电子研究所
主分类号: H03M1/20 分类号: H03M1/20;H03M1/14
代理公司: 中科专利商标代理有限责任公司 11021 代理人: 任岩
地址: 100029 *** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种多级折叠内插型ADC及其译码方法,本级译码结构对上一级译码结构的折叠曲线进行折叠内插,并利用权重加法器对上一级译码结构的输出值乘以奇数倍加权,利用级间加法器对本级译码结构的译码结果和本级权重加法器的输出值求和,求和结果作为本级译码结构的输出值传输到下一级译码结构,最后一级译码结构的输出值为模数转换结果。译码方法利用自身多级流水线架构的模式,采用流水线形式的译码。每一级的译码乘以相应权重后相加,再经过一个十进制转二进制的逻辑即可完成最终的量化。本发明利用流水线节省了译码的周期,能够很大程度的简化译码电路的复杂程度,可有效解决由于奇数无法简化成2N的形式而造成译码过于困难的问题。
搜索关键词: 一种 多级 折叠 内插 型模数 转换器 及其 译码 方法
【主权项】:
一种多级折叠内插型模数转换器,其特征在于,包括参考电路、N级译码结构;第2级至第N级译码结构包括权重加法器和级间加法器;其中,对于第n+1级译码结构,其对第n级译码结构的折叠曲线进行折叠内插而生成第n+1级译码结构的折叠曲线,其权重加法器对第n级译码结构的输出值加权,其级间加法器对第n+1级译码结构的译码结果和其权重加法器的输出值求和,求和结果作为第n+1级译码结构的输出值,1≤n≤N‑1;其中,第1级译码结构接收输入信号和参考电路的参考信号并生成折叠曲线,第1级译码结构的译码结果作为该级译码结构的输出值,第N级译码结构的输出值为模数转换结果。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院微电子研究所,未经中国科学院微电子研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201611221941.3/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top