[发明专利]基于栅压自举电路和分段全电容阵列的ADC芯片电路在审
申请号: | 201610884180.3 | 申请日: | 2016-10-10 |
公开(公告)号: | CN106656192A | 公开(公告)日: | 2017-05-10 |
发明(设计)人: | 徐永键;陆许明;谭洪舟;路崇 | 申请(专利权)人: | 广东顺德中山大学卡内基梅隆大学国际联合研究院;中山大学花都产业科技研究院;中山大学 |
主分类号: | H03M1/46 | 分类号: | H03M1/46 |
代理公司: | 广州粤高专利商标代理有限公司44102 | 代理人: | 林丽明 |
地址: | 528300 *** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种基于栅压自举电路和分段全电容阵列的ADC芯片电路,该电路通过CLK信号产生电路产生芯片内部转换工作所需要的时钟信号,开关电路对外界的信号进行采样,连接外部信号与DAC电容阵列,将信号采样到DAC中存储,DAC电容阵列存储所采样的信号与在SAR逻辑电路的控制下进行电荷的释放,达到需要的电平信号,DAC存储的电荷信号将作为比较器的输入信号,比较器对DAC电容阵列里存储的查分电平信号进行比较,得到零电平信号或VDD电源电平信号,比较得出的信号除了输出到芯片外部之外还将作为芯片内部时钟信号产生的信号源,实现DAC电容阵列输出电平的精确控制。 | ||
搜索关键词: | 基于 电路 分段 电容 阵列 adc 芯片 | ||
【主权项】:
一种基于栅压自举电路和分段全电容阵列的ADC芯片电路,其特征在于,包括包括顺次连接的CLK信号产生电路、开关电路、DAC电容阵列、比较器、SAR逻辑电路和转换信号输出电路单元;所述SAR逻辑电路和DAC电容阵列还通过芯片内部总线相互连接,所述CLK信号产生电路与转换信号输出电路还采用芯片内部总线相互连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广东顺德中山大学卡内基梅隆大学国际联合研究院;中山大学花都产业科技研究院;中山大学,未经广东顺德中山大学卡内基梅隆大学国际联合研究院;中山大学花都产业科技研究院;中山大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610884180.3/,转载请声明来源钻瓜专利网。