[发明专利]一种基于并行运算的CIC滤波器设计方法在审
申请号: | 201610860962.3 | 申请日: | 2016-09-29 |
公开(公告)号: | CN106452388A | 公开(公告)日: | 2017-02-22 |
发明(设计)人: | 黄文龙;袁晓垒;甘露;廖红舒 | 申请(专利权)人: | 电子科技大学 |
主分类号: | H03H17/00 | 分类号: | H03H17/00 |
代理公司: | 成都点睛专利代理事务所(普通合伙)51232 | 代理人: | 葛启函 |
地址: | 611731 四川省成*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明属于高速信号处理领域,主要涉及基于并行运算的CIC滤波器的设计,提高信号处理速度,保证运行稳定性。本发明的目的在于提供一种基于并行运算的CIC滤波器设计方法,并对其进行硬件实现。本发明将待处理的信号数据流Si,0≤i≤N(其中N为数据长度,可以取无限长)按段划分,每段有M个数据。同时运行重排后的M路数据,即可在K1个时间里运行完这一组数据。整个系统是流水线工作,可以连续不断,在每个时钟内输出一组M个数据。最后对输出数据做D倍抽取,即可得到后续想要的抽取后处理速率。此处的并行CIC滤波器是工作在fcic这个速度上,提高了整个系统处理速度。 | ||
搜索关键词: | 一种 基于 并行 运算 cic 滤波器 设计 方法 | ||
【主权项】:
一种基于并行运算的CIC滤波器设计方法,其特征在于,具体步骤如下:S1、采样率为fs的待处理信号流Si,0≤i≤N,设计滤波器工作频率fcic和并行数M,满足关系fs=M·fcic,确定需要的抽取数D,其中,N为数据长度,可以取无限长;S2、将其按照每M个数据一组划分,将信号流Si,0≤i≤N变成如下式子:{(S0,S1,…,SM‑1),(SM,SM+1,…,S2M‑1),…}每一个时钟得到一组M个数据:{(Si·M,Si·M+1,…,S(i+1)·M‑1)},0≤i≤N/M;S3、对信号采取流水线处理,将信号变成重排变为M组数据,用矩阵表达式表示为:S4、将重排后的矩阵与滤波器做卷积得到输出:每一个处理时钟将输出M个数据;S5、步骤S1~S4实现了单级并行CIC滤波器,重复Q次步骤S2~S4,实现Q个单级CIC滤波器,然后对其进行级联,即可形成Q阶并行CIC滤波器;S6、对最终输出的数据进行D倍抽取,得到降采样后的数据。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610860962.3/,转载请声明来源钻瓜专利网。