[发明专利]基于多核处理器的现场可编程门阵列芯片的并行布线方法在审
| 申请号: | 201610805258.8 | 申请日: | 2016-09-06 |
| 公开(公告)号: | CN106407023A | 公开(公告)日: | 2017-02-15 |
| 发明(设计)人: | 耿嘉;樊平 | 申请(专利权)人: | 北京深维科技有限公司 |
| 主分类号: | G06F9/54 | 分类号: | G06F9/54 |
| 代理公司: | 北京亿腾知识产权代理事务所11309 | 代理人: | 陈霁 |
| 地址: | 100080 北京市海淀区*** | 国省代码: | 北京;11 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本发明涉及一种基于多核处理器的现场可编程门阵列芯片的并行布线方法。该方法流程可以分为主线程和至少一个子线程。主线程对FPGA芯片的源节点进行识别,获取源节点关联的第一候选节点,之后主线程根据第一候选节点的数量和多核处理器的核数,确定子线程的数量,并启动子线程;主线程根据第一候选节点的数量,启动与数量相同的子线程。主线程通过向子线程依次发送第一候选节点,接收子线程根据第一候选节点并行计算出的相应COST值。主线程对最低的COST值对应的第一候选节点进行识别,根据识别结果,对FPGA芯片进行布线。该方法通过子线程对候选节点COST值的并行计算,有效的降低了布线的运行时间。 | ||
| 搜索关键词: | 基于 多核 处理器 现场 可编程 门阵列 芯片 并行 布线 方法 | ||
【主权项】:
一种基于多核处理器的现场可编程门阵列芯片的并行布线方法,其特征在于,所述方法流程分为主线程和至少一个子线程,所述方法包括:所述主线程对FPGA芯片的源节点进行识别,获取所述源节点关联的第一候选节点;所述主线程根据所述第一候选节点的数量和多核处理器的核数,确定所述子线程的数量,并启动所述子线程;所述主线程向启动后的所述子线程依次发送所述第一候选节点;所述主线程接收所述子线程根据所述第一候选节点并行计算出的相应COST值;所述主线程对最低的所述COST值对应的所述第一候选节点进行识别;所述主线程根据识别结果,对所述FPGA芯片进行布线。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京深维科技有限公司,未经北京深维科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610805258.8/,转载请声明来源钻瓜专利网。
- 上一篇:用于在虚拟机之间通讯的方法和装置
- 下一篇:一种复制粘贴信息的方法及终端





