[发明专利]基于FPGA的多通道视频信号LVDS串行化实现装置及方法在审
| 申请号: | 201610780914.3 | 申请日: | 2016-08-30 |
| 公开(公告)号: | CN106341639A | 公开(公告)日: | 2017-01-18 |
| 发明(设计)人: | 张斌 | 申请(专利权)人: | 德为显示科技股份有限公司 |
| 主分类号: | H04N7/01 | 分类号: | H04N7/01;G09G3/36 |
| 代理公司: | 北京路浩知识产权代理有限公司11002 | 代理人: | 李相雨 |
| 地址: | 100176 北京市大兴区北京*** | 国省代码: | 北京;11 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本发明涉及一种基于FPGA的多通道视频信号LVDS串行化实现装置及方法,其中,该装置包括视频信号位编码单元、位映射单元以及高速串行单元;视频信号位编码单元用于将原始并行视频数据信号的每一位进行编码;位映射单元用于将所述原始并行视频数据位映射到串行序列;高速串行单元用于将已重定义、数据位封装的串行序列数据通过高速串行发送通道传输出去。本发明通过将原始并行视频数据信号的每一位进行编码,并将所述原始并行视频数据位映射到串行序列,以将已重定义、数据位封装的串行序列数据通过高速串行发送通道传输出去,可以适应在线可编程要求,提高视频传输带宽。 | ||
| 搜索关键词: | 基于 fpga 通道 视频信号 lvds 串行 实现 装置 方法 | ||
【主权项】:
一种基于FPGA的多通道视频信号LVDS串行化实现装置,其特征在于,包括视频信号位编码单元、位映射单元以及高速串行单元;所述视频信号位编码单元用于将原始并行视频数据信号的每一位进行编码;所述位映射单元用于将所述原始并行视频数据位映射到串行序列,以获取串行序列数据;所述高速串行单元用于将已重定义、数据位封装的串行序列数据通过高速串行发送通道传输出去。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于德为显示科技股份有限公司,未经德为显示科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610780914.3/,转载请声明来源钻瓜专利网。
- 上一篇:一种有源降噪方法及其装置
- 下一篇:一种语音验证码保护装置、方法和移动终端





