[发明专利]一种基于示波器的协议解码分析方法及协议解码分析装置有效
| 申请号: | 201610280617.2 | 申请日: | 2016-04-29 |
| 公开(公告)号: | CN105866501B | 公开(公告)日: | 2019-01-15 |
| 发明(设计)人: | 何顺杰;李志海;吴忠良 | 申请(专利权)人: | 优利德科技(中国)股份有限公司 |
| 主分类号: | G01R13/02 | 分类号: | G01R13/02 |
| 代理公司: | 东莞市兴邦知识产权代理事务所(特殊普通合伙) 44389 | 代理人: | 梁首强 |
| 地址: | 523808 广东省东莞市*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本发明公开了一种基于示波器的协议解码分析方法,包括以下步骤:(1)预设一数字示波器及其内置有通道采集模块、高速模数转换电路模块、ARM核心控制模块、DDR及Flash存储模块、显示及按键控制模块,以及FPGA电路模块;(2)通过显示及按键控制模块对各模块进行参数设置;(3)信号通过探头测量进入到数字示波器,通过通道采集模块及高速模数转换电路模块转换为对应的数据信号;(4)FPGA电路模块处理送来的数据信号;(5)FPGA电路模块记录数据信号并赋值在一个共同定义的协议包结构体中;(6)获得的协议包结构体以及原始波形数据发送到ARM核心控制模块,随后同时传送至显示及按键控制模块进行显示。本发明还公开了基于示波器的协议解码分析装置。 | ||
| 搜索关键词: | 一种 基于 示波器 协议 解码 分析 方法 装置 | ||
【主权项】:
1.一种基于示波器的协议解码分析方法,其特征在于,包括以下步骤:(1 )预设一数字示波器,数字示波器内设置有通道采集模块、高速模数转换电路模块、ARM核心控制模块、DDR及Flash存储模块、显示及按键控制模块; 所述数字示波器内还设有FPGA电路模块;(2 )开启数字示波器,通过显示及按键控制模块对通道采集模块、高速模数转换电路模块、FPGA电路模块、ARM核心控制模块进行参数设置,对所述FPGA电路模块控进行参数设置包括:预先设置的解码协议类型及触发条件;(3 )设置完成后,信号通过探头测量进入到数字示波器,通过通道采集模块进行处理后到达高速模数转换电路模块,通过高速模数转换电路模块转换为对应的数据信号;(4 )步骤( 3 )获得的数据信号送达FPGA电路模块时 ,FPGA电路模块根据步骤( 2 )预先设置的解码协议类型及触发条件处理送来的数据信号;(5 )步骤( 4 )中 ,当FPGA电路模块判断送来的数据信号达到触发条件时 ,记录触发点及其前后一定时间内的数据信号,该数据信号为原始波形数据;将触发前后的原始波形数据信号进行协议解码并赋值在一个共同定义的协议包结构体中;( 6 )步骤( 5 )获得的协议包结构体以及原始波形数据一起发送到ARM核心控制模块,ARM 核心控制模块将协议包结构体以及原始波形数据进一步处理后,传输到DDR及Flash存储模 块进行数据存储,同时传送至显示及按键控制模块进行显示,数字示波器同时显示协议包 结构体及原始波形数据对应的波形,以便将数字示波器采集到的原始波形数据与协议内容 相关联,判断出是数据发错或者是信号质量的问题;所述步骤( 6 ) 具体还包括以下内容:所述显示及按键控制模块显示内容包括协议解码的相关信息;协议解码的相关信息包括原始波形数据的波形转换而来的伪方波,等效于最终的分析波形数据;协议解码的相关信息还包括以触发点为参考点,前后一定时间完成解码的事件列表,该事件列表按时间顺序排列分析到的事件及信息。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于优利德科技(中国)股份有限公司,未经优利德科技(中国)股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610280617.2/,转载请声明来源钻瓜专利网。
- 上一篇:一种骨科固定夹板
- 下一篇:一种具有漏电检测的电表箱





