[发明专利]一种信号转换方法及装置有效
申请号: | 201610155894.0 | 申请日: | 2016-03-18 |
公开(公告)号: | CN105721818B | 公开(公告)日: | 2018-10-09 |
发明(设计)人: | 朱亚凡;许恩;沈亚非 | 申请(专利权)人: | 武汉精测电子集团股份有限公司 |
主分类号: | H04N7/01 | 分类号: | H04N7/01;G09G3/20;G09G3/00 |
代理公司: | 武汉东喻专利代理事务所(普通合伙) 42224 | 代理人: | 宋业斌 |
地址: | 430070 湖北省武汉*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种信号转换方法及装置,通过对传统图像信号源输出的低分辨率和刷频的LVDS信号进行图像数据分割处理、场频倍增处理,生成适于V‑BY‑ONE显示模组点屏测试的信号;从而达到利用现有的图像信号源点亮4k、8k、10k分辨率的、各种不同显示Lane数和显示分屏方式的V‑BY‑ONE显示模组的目的;本发明提供的装置,可通过上层接口模块,接收外部配置,可适应不同分辨率的V‑BY‑ONE模组,并可适于各种传统图像信号源输入的LVDS图像信号,具有操作简便快捷的优点;另一方面,本发明可通过FPGA芯片来实现,技术方案灵活,而且实现成本较低,具有工作性能稳定的特点。 | ||
搜索关键词: | 一种 信号 转换 方法 装置 | ||
【主权项】:
1.一种信号转换方法,其特征在于,包括如下步骤:(1)对各图像信号源各link的RGB图像信号进行组合,生成原始V‑BY‑ONE图像数据;并将所述V‑BY‑ONE图像数据依次的轮流的分配到各个link上,生成并行的标准化的多link的V‑BY‑ONE图像数据,以及与之对应的V‑BY‑ONE lane时序;根据以下步骤获取各图像信号源各link的RGB图像信号:(a)对各个图像信号源的每个link的LVDS图像信号进行解调,生成每个link的并行解调数据;(b)对所述并行解调数据进行缓存,使得输出的各个link数据均为图像行场同步的数据;(c)对所述图像行场同步的数据进行RGB解码,获得各图像信号源各link的RGB图像信号;(2)对所述标准化的各V‑BY‑ONE图像数据和时序进行数据排列方式转换,获得V‑BY‑ONE数据格式的各lane数据,以及与各lane数据对应的时序;(3)在与各lane数据对应的时序的控制下,对各lane数据进行缓存以及同步处理,以确保点屏的各lane信号保持同步;(4)在上述同步处理的同时,对各lane数据对应的时序信号进行检测,获取时序参数;(5)对所述时序参数以及V‑BY‑ONE的各lane数据对应的时序信号进行场频倍频处理,获得V‑BY‑ONE倍增时序和参数;(6)对同步处理后的lane数据及时序,通过缓存、在倍增时序控制下以设定速度读取并分配到各个lane实现倍场频处理,再将倍场频处理后的各lane并行的V‑BY‑ONE数据进行串化处理转换成V‑BY‑ONE的lane传输信号;所述步骤(6)具体如下:(6.1)对输入数据进行本地缓存;(6.2)在一帧起始时,将缓存后的数据写入存储模块;(6.3)当一帧中的该路lane数据全部存储完后,在V‑BY‑ONE倍增时序控制下在写入一帧lane数据的时间段内,以M倍于写速率的速度重复读取lane数据M次,并将读出的lane数据依次分配到各个lane上,形成并行lane数据;M次读出一帧lane数据,将其依次排列在lane0~lane n的数据信号上,实现输出场频的M倍频操作;其中,M=4、8、16或32;(6.4)当各个lane数据分配好后,对并行lane数据进行串化处理,将各lane并行的数据转换成V‑BY‑ONE的lane传输信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉精测电子集团股份有限公司,未经武汉精测电子集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610155894.0/,转载请声明来源钻瓜专利网。
- 上一篇:易计量口服药剂瓶
- 下一篇:多功能护理保健康复床