[发明专利]基于USB3.0的高速数据传输存储的方法与模块有效

专利信息
申请号: 201610034522.2 申请日: 2016-01-19
公开(公告)号: CN105718219B 公开(公告)日: 2018-12-04
发明(设计)人: 史治国;朱蒋财;罗欣;陈积明 申请(专利权)人: 浙江大学
主分类号: G06F3/06 分类号: G06F3/06
代理公司: 杭州求是专利事务所有限公司 33200 代理人: 林超
地址: 310027 浙*** 国省代码: 浙江;33
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种基于USB3.0的高速数据传输存储的方法与模块。包括USB3.0通信控制模块、缓存模块和FLASH阵列编程模块,由USB3.0接口接收海量高速数据,再经USB3.0通信控制模块对数据进行处理和解析;解析后,建立两组缓存RAM核,采用轮询机制将数据依次进行缓存;并行高速地把数据写入到存储介质FLASH阵列中;执行乒乓结构,实现数据的循环不间断传输。本发明实现了对大容量、高密度、低成本的并行编程,高速地传输存储海量数据,理论传输速率可达1.2Gb/s,具有传输速率快、实现成本低、扩展性高、通用性强、应用范围广的特点。
搜索关键词: 基于 usb3 高速 数据传输 存储 方法 模块
【主权项】:
1.一种基于USB3.0的高速数据传输存储的方法,其特征在于:步骤1)由USB3.0接口接收海量高速数据,再经USB3.0通信控制模块对数据进行处理和解析;步骤2)解析后,建立两组缓存RAM核,采用轮询机制将数据依次进行缓存;步骤3)并行高速地把数据写入到存储介质FLASH阵列中;执行乒乓结构,实现数据的循环不间断传输;所述步骤2)中,每组缓存RAM核包含的RAM数量与FLASH阵列包含的FLASH芯片数相同,每个RAM的大小为1页FLASH数据量;所述步骤2)的缓存具体是指把数据采用轮询机制依次写入其中一组缓存RAM核的各个RAM中进行缓存;所述的步骤3)具体为:当一组缓存RAM核存满后,数据不再写入该缓存RAM核,并进行并发FLASH页编程操作,将该组缓存RAM核中各个RAM已存储的数据并行写入到FLASH阵列中各自对应的FLASH芯片中;所述的执行乒乓结构具体是指在一组缓存RAM核存满后并进行步骤3)写入到FLASH阵列的同时,将步骤1)接收的数据按照步骤2)所述的轮询机制依次写入另一组缓存RAM核中的各个RAM中,重复步骤1)~步骤3)循环操作,从而实现数据的不间断传输。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浙江大学,未经浙江大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201610034522.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top