[实用新型]一种用于船舶导航雷达的数字信号处理机有效
申请号: | 201520240217.X | 申请日: | 2015-04-20 |
公开(公告)号: | CN204613395U | 公开(公告)日: | 2015-09-02 |
发明(设计)人: | 葛俊祥;唐伟伟;姜庆刚;陆海林 | 申请(专利权)人: | 南京信息工程大学 |
主分类号: | G01S7/35 | 分类号: | G01S7/35 |
代理公司: | 南京纵横知识产权代理有限公司 32224 | 代理人: | 董建林 |
地址: | 210044 江*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型涉及雷达信号处理领域,具体涉及一种用于船舶导航雷达的数字信号处理机,采取“FPGA+DSP”的结构形式,充分发挥FPGA强大的逻辑控制能力和DSP高速信号处理能力的特点,与传统船舶导航雷达数字信号处理机相比处理能力更强、存储容量更大、接口更加灵活、具有可扩展性;增加了以太网通信功能,通过以太网通信的方式可以使雷达数字信号处理机移至船舶雷达的上单元,处理完成后的雷达回波数据最终通过以太网传输至雷达下单元的显示终端,有效避免了传统船舶雷达信号处理机在长距离下接收视频信号时出现的信号衰减和干扰问题;针对现有的船舶导航雷达数字信号处理方法进行改进,抗干扰和杂波抑制能力更强,信号处理效果更好。 | ||
搜索关键词: | 一种 用于 船舶 导航 雷达 数字信号 处理机 | ||
【主权项】:
一种用于船舶导航雷达的数字信号处理机,其特征在于,包括A/D采样器、同步动态随机存储器SDRAM1、静态随机存储器SRAM、非易失性存储器FLASH、以太网接口、可编程逻辑器件FPGA、数字信号处理器DSP、以太网控制器、扩展接口和同步动态随机存储器SDRAM2; A/D采样器的数字信号输出端和采样时钟输入端分别与可编程逻辑器件FPGA的数据端及时钟输出端相连,同步动态随机存储器SDRAM1的数据端和地址端分别与可编程逻辑器件FPGA的数据端和地址端相连;静态随机存储器SRAM的数据端和地址端分别与可编程逻辑器件FPGA的数据端和地址端相连,以太网控制器的数据端和控制端分别与可编程逻辑器件FPGA的数据端和控制端相连;以太网接口与以太网控制器的输出端相连,扩展接口与可编程逻辑器件FPGA的GPIO接口相连;非易失性存储器FLASH的数据端和地址端分别与数字信号处理器DSP的数据端和地址端相连,同步动态随机存储器SDRAM2的数据端和地址端分别与数字信号处理器DSP的数据端和地址端相连;可编程逻辑器件FPGA与数字信号处理器DSP通过DSP的EMIF总线接口相连。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南京信息工程大学,未经南京信息工程大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201520240217.X/,转载请声明来源钻瓜专利网。