[发明专利]修复电路、半导体存储器件及其操作方法有效
| 申请号: | 201510450541.9 | 申请日: | 2015-07-28 |
| 公开(公告)号: | CN105590655B | 公开(公告)日: | 2021-02-26 |
| 发明(设计)人: | 刘正宅 | 申请(专利权)人: | 爱思开海力士有限公司 |
| 主分类号: | G11C29/44 | 分类号: | G11C29/44;G11C17/18 |
| 代理公司: | 北京弘权知识产权代理事务所(普通合伙) 11363 | 代理人: | 俞波;毋二省 |
| 地址: | 韩国*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 一种修复电路,包括:列修复信号发生块,适用于响应于模式控制信号来将输入地址与相应的第一修复地址和第二修复地址相比较,并产生第一列修复信号和第二列修复信号;正常解码器,适用于响应于第一列修复信号和第二列修复信号来访问与输入地址相对应的第一正常列线和与在最高有效位方面与输入地址不同的地址相对应的正常列线中的任意一个;以及冗余解码器,适用于响应于第一列修复信号和第二列修复信号来解码第一修复地址,其中第二修复地址通过将第一修复信号的最高有效位反相而产生。 | ||
| 搜索关键词: | 修复 电路 半导体 存储 器件 及其 操作方法 | ||
【主权项】:
一种修复电路,包括:列修复信号发生块,适用于:响应于模式控制信号来将输入地址与第一修复地址和第二修复地址相比较,并产生第一列修复信号和第二列修复信号;正常解码器,适用于:响应于第一列修复信号和第二列修复信号来访问第一正常列线和第二正常列线中的任意一个,第一正常列线与输入地址相对应,第二正常列线与在最高有效位方面与输入地址不同的地址相对应;以及冗余解码器,适用于响应于第一列修复信号和第二列修复信号来解码第一修复地址,其中,第二修复地址是通过将第一修复信号的最高有效位反相而产生的。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510450541.9/,转载请声明来源钻瓜专利网。





