[发明专利]一种录放式无线信号阻断方法有效
| 申请号: | 201510397094.5 | 申请日: | 2015-07-09 |
| 公开(公告)号: | CN106330383B | 公开(公告)日: | 2019-02-12 |
| 发明(设计)人: | 陈鲁平;陈赋 | 申请(专利权)人: | 福建澳瀚信息技术有限公司 |
| 主分类号: | H04K3/00 | 分类号: | H04K3/00;H04W12/08 |
| 代理公司: | 福州市鼓楼区京华专利事务所(普通合伙) 35212 | 代理人: | 王美花 |
| 地址: | 350001 福建省福州市鼓*** | 国省代码: | 福建;35 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本发明提供一种录放式无线信号阻断装置包括依次连接的接收天线、低噪放、下变频模块、模数转换器、FPGA芯片、数模转换器、上变频模块、功率放大器及发射天线,本发明还提供一种录放式无线信号阻断方法,大大提高了屏蔽能力,降低了实现成本。 | ||
| 搜索关键词: | 一种 录放 无线 信号 阻断 装置 方法 | ||
【主权项】:
1.一种录放式无线信号阻断方法,其特征在于:需提供一种录放式无线信号阻断装置,所述装置包括依次连接的接收天线、低噪放、下变频模块、模数转换器、FPGA芯片、数模转换器、上变频模块、功率放大器、存储模块及发射天线;具体包括如下步骤:步骤1、通过接收天线接收空间无线通信信号,将得到的信号经过低噪放处理后发送给下变频模块,之后发送给模数转换器,转化为数字信号并发送至FPGA芯片;步骤2、若该数字信号中包含TDD系统信号,则解析出TDD系统的数字同步信号,并取得TDD同步时钟,之后FPGA芯片在同步信号的下行周期中采集由模数转换芯片送来的数字信号,并经处理后存储至存储模块,对于FDD信号则由FPGA芯片直接采集模数转换芯片送来的数字信号并处理后直接存储至存储模块,之后FPGA芯片根据TDD同步信号的下行信号周期读取存储模块中存储的TDD系统的数字干扰信息,对于FDD系统FPGA芯片直接循环读取数字干扰信号,最后FPGA芯片将读取到的数字干扰信号发送至模数转换器;步骤3、数模转换器将数字干扰信号转化为模拟干扰信号,之后经过上变频模块的上变频处理,之后经过功率放大器放大之后由发射天线发射。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于福建澳瀚信息技术有限公司,未经福建澳瀚信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510397094.5/,转载请声明来源钻瓜专利网。





