[发明专利]延迟电路在审
| 申请号: | 201510135706.3 | 申请日: | 2015-03-26 |
| 公开(公告)号: | CN104734674A | 公开(公告)日: | 2015-06-24 |
| 发明(设计)人: | 蒋丽 | 申请(专利权)人: | 蒋丽 |
| 主分类号: | H03K5/13 | 分类号: | H03K5/13 |
| 代理公司: | 无 | 代理人: | 无 |
| 地址: | 210012 江苏*** | 国省代码: | 江苏;32 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本申请公开了一种延迟电路。该延迟电路的第一PMOS晶体管(P1)的源极连接至输入端(Vin),栅极和漏极通过电阻(R)接地(GND);第一CMOS反相器(11)、第二CMOS反相器(12)、第一施密特反相器(SD1)、第三CMOS反相器(13)、第二施密特反相器(SD2)和第四CMOS反相器(14)依次串接于第一PMOS晶体管(P1)的漏极和输出端(Vout)之间;第二PMOS晶体管(P2)的源极连接至输入端(Vin),栅极连接至第三CMOS反相器(13)的输入端,漏极连接至第三CMOS反相(13)的PMOS晶体管(P)的源极。电路结构简单,对信号的衰减较小,MOS结构便于集成电路的应用。 | ||
| 搜索关键词: | 延迟 电路 | ||
【主权项】:
一种延迟电路,包括输入端(Vin)和输出端(Vout),其特征在于,还包括两只PMOS晶体管(P1,P2)、两只施密特反相器(SD1,SD2)、电阻(R)和四只CMOS反相器(11,12,13,14);第一PMOS晶体管(P1)的源极连接至输入端(Vin),栅极和漏极通过电阻(R)接地(GND);第一CMOS反相器(11)、第二CMOS 反相器(12)、第一施密特反相器(SD1)、第三CMOS反相器(13)、第二施密特反相器(SD2)和第四CMOS反相器(14)依次串接于第一PMOS晶体管(P1)的漏极和输出端(Vout)之间;所述CMOS反相器包括PMOS 晶体管(P)和NMOS 晶体管(N),所述PMOS晶体管(P)和NMOS晶体管(N)的栅极连接作为该CMOS 反相器的输入端,漏极连接作为该CMOS反相器的输出端,第一CMOS反相器(11)、第二CMOS 反相器(12)、第四CMOS 反相器(14)的PMOS晶体管(P)的源极至输入端(Vin)且NMOS晶体管(N)的源极连接至地(GND),第三CMOS反相(13)的NMOS晶体管(N)的源极连接至地(GND),PMOS晶体管(P)的源极连接至的第二PMOS晶体管(P2)的漏极;所述第二PMOS晶体管(P2)的源极连接至输入端(Vin),栅极连接至第三CMOS反相器(13)的输入端。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于蒋丽;,未经蒋丽;许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510135706.3/,转载请声明来源钻瓜专利网。
- 上一篇:复位电路
- 下一篇:振动元件、电子装置、电子设备以及移动体





