[发明专利]一种高速模数处理电路有效
| 申请号: | 201510119354.2 | 申请日: | 2015-03-18 |
| 公开(公告)号: | CN104702287B | 公开(公告)日: | 2017-12-01 |
| 发明(设计)人: | 陈元春;江德智;王红艳 | 申请(专利权)人: | 四川特伦特科技股份有限公司 |
| 主分类号: | H03M1/12 | 分类号: | H03M1/12 |
| 代理公司: | 北京天奇智新知识产权代理有限公司11340 | 代理人: | 杨春 |
| 地址: | 610041 四川省成都市高新*** | 国省代码: | 四川;51 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本发明为了降低高速模数转换装置对于模拟电路和数字电路之间相互协调的要求和成本,提供了一种高速模数处理电路,采样和保持电路、乘法器电路、多个比较器以及分级量化电路。本发明采用分时复用的原理,对待量化的数据进行瀑布式处理,提高了数据被量化的效率和精度。此外,本发明集成了量化和编码这两个模块为一个分级量化电路,进一步提高了模数处理的速度。 | ||
| 搜索关键词: | 一种 高速 处理 电路 | ||
【主权项】:
一种高速模数处理电路,包括:采样和保持电路、乘法器电路、多个比较器以及分级量化电路,其中,输入信号和所述采样和保持电路的输入端相连,输出采样和保持信号;所述采样和保持信号和所述乘法器的输入端相连,输出被扩大的采样和保持信号;所述被扩大的采样和保持信号与多个比较器形成一一对应的连接,其特征在于,所述分级量化电路包括高速DSP芯片、电源芯片、存储芯片和加法器阵列芯片,所述高速DSP芯片为4片,包括第一高速DSP芯片、第二高速DSP芯片、第三高速DSP芯片和第四高速DSP芯片,存储芯片为4片,包括第一flash芯片、第二flash芯片、第三flash芯片和第四flash芯片,其中,所述各片高速DSP芯片中的至少一些以分时复用的方式对数据进行编码,并将编码后的数据轮流存储到多片存储芯片中的至少几个中,所述各片高速DSP芯片中的另一些的至少一部分用于监控网路负荷,且剩余的高速DSP芯片用于作为上述编码用的或上述监控用的DSP芯片的备用芯片,所述第一高速DSP芯片和第二高速DSP芯片为对数据进行编码的高速DSP芯片;第一高速DSP芯片分别连接第一flash芯片、第二flash芯片和第三flash芯片,第二高速DSP芯片分别连接第一flash芯片、第三flash芯片和第四flash芯片;第三高速DSP芯片为监控加法器阵列芯片的负荷的高速DSP芯片,且分别连接第一flash芯片、第二flash芯片和第三flash芯片,第四高速DSP芯片为向第三高速DSP芯片提供冗余的高速DSP芯片,且分别连接第二flash芯片和第四flash芯片;上述加法器阵列芯片的多个串行加法器的工作状态将被保存到第四flash芯片中;在处理完被输入到该模数处理电路的一组数据以后,第四高速DSP芯片,即为其他高速DSP芯片提供冗余和支援的芯片,将对第四flash芯片中存储的多组工作状态进行统计,查找其中超出阈值而仍然没有处理完的数据,将该组数据进行重新发送,并且如果有空余串行加法器或距离目前时间最近的工作状态表明串行加法器尚有被新开辟的可能,则可以利用该空余串行加法器或新开辟一个传输串行加法器;控制加法器阵列芯片将这样的一组数据发送出去,这组数据是对于所述被输入到该模数处理电路的并且刚完成量化和编码的一组数据;而且,在上述分时复用的一个时间周期中,第一flash芯片——第三flash芯片被依次轮流地使用,作为加法器阵列芯片的缓冲存储器;所述高速模数处理电路还包括定时刷新模块,用于刷新所述存储芯片,在每一次第一flash芯片——第三flash芯片之一中的数据被发送完毕时,均由刷新模块控制该flash芯片刷新,以使该flash芯片被初始化,从而有利于其他分时复用周期的存储。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于四川特伦特科技股份有限公司,未经四川特伦特科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510119354.2/,转载请声明来源钻瓜专利网。
- 上一篇:基于遗传算法的天线选择方法
- 下一篇:一种频率校准方法及装置





