[发明专利]D类放大器电路有效
申请号: | 201480070321.7 | 申请日: | 2014-10-22 |
公开(公告)号: | CN106416060B | 公开(公告)日: | 2019-05-21 |
发明(设计)人: | J·P·莱索;T·井户 | 申请(专利权)人: | 思睿逻辑国际半导体有限公司 |
主分类号: | H03F3/217 | 分类号: | H03F3/217 |
代理公司: | 北京北翔知识产权代理有限公司 11285 | 代理人: | 李洁;郑建晖 |
地址: | 英国苏格*** | 国省代码: | 英国;GB |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本申请描述了用于具有改进功率效率的D类放大器电路(300)的方法以及设备。该电路具有:输出级(102),具有至少第一和第二开关;以及调制器(104),接收待被放大的输入信号SIN和第一时钟信号fSW。该调制器基于该输入信号控制一个开关循环内第一和第二开关的占空比,其中该开关循环具有基于该第一时钟信号的开关频率。频率控制器(301)响应于该输入信号的幅度的指示来控制该第一时钟信号的频率,以便在第一输入信号幅度下提供第一开关频率且在较低的第二输入信号幅度下提供较低的第二开关频率。在低信号幅度下可以容忍较低的开关频率并且以此方式改变开关频率,从而维持稳定性同时减少开关损耗。 | ||
搜索关键词: | 放大器 电路 | ||
【主权项】:
1.一种用于放大输入信号的D类放大器电路,包括:一个输出级,包括至少第一开关和第二开关;一个调制器,包括一个用于接收所述输入信号的信号输入和一个用于接收第一时钟信号的时钟输入,该调制器被配置成基于所述输入信号来控制在一个开关循环内所述第一开关和第二开关的占空比,其中所述开关循环具有基于所述第一时钟信号的开关频率;以及一个频率控制器,用于响应于所述输入信号的幅度的指示来控制所述第一时钟信号的频率,以便在第一输入信号幅度下提供第一开关频率且在较低的第二输入信号幅度下提供较低的第二开关频率,其中所述频率控制器包括一个用于将信号幅度的所述指示与至少一个阈值进行比较的比较器,且其中所述频率控制器被配置成基于所述比较来控制时钟信号的频率,并且其中所述比较器被配置成将信号幅度的所述指示与多个不同的阈值进行比较,其中每个阈值对应于一个不同的开关频率。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于思睿逻辑国际半导体有限公司,未经思睿逻辑国际半导体有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201480070321.7/,转载请声明来源钻瓜专利网。
- 上一篇:物联网设备入网方法
- 下一篇:以太网连接线改造及单向数据传输方法及系统