[发明专利]数据接收器和用于将数据接收器实现在集成电路中的方法有效

专利信息
申请号: 201480069876.X 申请日: 2014-12-10
公开(公告)号: CN105830386B 公开(公告)日: 2019-04-19
发明(设计)人: C-H·谢;K-Y·张;J·萨沃杰 申请(专利权)人: 赛灵思公司
主分类号: H04L7/00 分类号: H04L7/00;H04L7/033;H04L25/03
代理公司: 北京市君合律师事务所 11517 代理人: 顾云峰;吴龙瑛
地址: 美国加利*** 国省代码: 美国;US
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及一种实现在集成电路中的数据接收器。所述数据接收器包括:接收数据信号的输入(305);第一均衡电路(304),其被耦接以接收所述数据信号,其中所述第一均衡电路被用于接收所述数据信号的数据;以及第二均衡电路(310),其被耦接以接收数据信号,所述第二均衡电路被用于调整时钟相位偏移。
搜索关键词: 数据 接收器 用于 实现 集成电路 中的 方法
【主权项】:
1.一种实现在集成电路中的数据接收器,所述数据接收器包括:接收数据信号的输入;第一线性均衡电路,其被耦接于所述输入;第一寄存器,其被耦接于所述第一线性均衡电路的输出;第一相位插值器,其被耦接以利用第一时钟信号控制所述第一寄存器;第一时钟和数据恢复电路,其被用于接收所述数据信号的数据,其中所述第一时钟和数据恢复电路使得能够产生所述第一时钟信号,所述第一时钟信号控制被耦接于所述第一线性均衡电路的所述第一寄存器;第二线性均衡电路,其被耦接于所述输入,其中所述第二线性均衡电路不同于所述第一线性均衡电路;第二寄存器,其被耦接于所述第二线性均衡电路的输出;第二相位插值器,其被耦接以利用第二时钟信号控制所述第二寄存器,所述第二时钟信号不同于所述第一时钟信号;以及第二时钟和数据恢复电路,其被用于调整时钟相位偏移,其中所述第二时钟和数据恢复电路使得能够产生所述第二时钟信号,所述第二时钟信号控制被耦接于所述第二线性均衡电路的所述第二寄存器。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于赛灵思公司,未经赛灵思公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201480069876.X/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top