[发明专利]数据写入的方法、装置、设备和存储系统有效

专利信息
申请号: 201480038253.6 申请日: 2014-12-01
公开(公告)号: CN105849688B 公开(公告)日: 2019-10-22
发明(设计)人: 王元钢;徐君;姜旭栋 申请(专利权)人: 华为技术有限公司
主分类号: G06F3/06 分类号: G06F3/06
代理公司: 北京同立钧成知识产权代理有限公司 11205 代理人: 马爽
地址: 518129 广东*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供一种数据写入的方法、装置、设备和存储系统。该方法包括:NVM控制器接收中央处理器发送的第一原子写请求;NVM控制器将第一原子写请求对应的数据和第一原子写请求对应的待写入地址存储至写请求存储器;NVM控制器对第一原子写请求进行冲突检测,确定第一原子写请求中的至少一个第一写操作并发组,并确定将第一原子写请求中的各个第一写操作并发组对应的数据写入NVM介质的第一顺序;NVM控制器根据第一顺序和第一原子写请求对应的待写入地址,将第一原子写请求中的各个第一写操作并发组对应的数据从写请求存储器写入NVM介质,本发明提供的方法,提高了数据写的效率,节省了保证文件系统一致性的成本。
搜索关键词: 数据 写入 方法 装置 设备 存储系统
【主权项】:
1.一种数据写入的方法,其特征在于,包括:非易失性存储设备NVM控制器接收中央处理器发送的第一原子写请求;所述第一原子写请求包括至少两个不冲突的写操作;所述NVM控制器将所述第一原子写请求对应的数据和所述第一原子写请求对应的待写入地址存储至写请求存储器;其中,所述第一原子写请求对应的待写入地址为NVM介质中的地址,所述第一原子写请求对应的待写入地址包括所述第一原子写请求中的各个写操作对应的待写入地址;所述NVM控制器对所述第一原子写请求进行冲突检测,确定所述第一原子写请求中的至少一个第一写操作并发组,并确定将所述第一原子写请求中的各个第一写操作并发组对应的数据写入所述NVM介质的第一顺序;其中,所述第一原子写请求中的第一写操作并发组包括并行将数据写入所述NVM介质的至少一个写操作;所述NVM控制器根据所述第一顺序和所述第一原子写请求对应的待写入地址,将所述第一原子写请求中的各个第一写操作并发组对应的数据从所述写请求存储器写入所述NVM介质;所述NVM控制器对所述第一原子写请求进行冲突检测,确定所述第一原子写请求中的至少一个第一写操作并发组,并确定将所述第一原子写请求中的各个第一写操作并发组对应的数据写入所述NVM介质的第一顺序,包括:所述NVM控制器对所述第一原子写请求中的各个写操作进行地址冲突检测,获得至少一个所述第一原子写请求中的第二写操作并发组;其中,所述第一原子写请求的第二写操作并发组中的各个写操作对应的待写入地址不发生冲突;所述NVM控制器对所述第一原子写请求的第二写操作并发组中的各个写操作进行通道冲突检测,确定所述第一原子写请求中的至少一个第一写操作并发组;其中,所述第一原子写请求的第一写操作并发组中的各个写操作对应的数据写入所述NVM介质的通道不发生冲突;所述NVM控制器确定将所述第一原子写请求中的各个第一写操作并发组对应的数据写入所述NVM介质的第一顺序;所述NVM控制器对所述第一原子写请求中的各个写操作进行地址冲突检测,获得至少一个所述第一原子写请求中的第二写操作并发组,具体包括:所述NVM控制器将所述第一原子写请求中的各个写操作对应的待写入地址映射至布隆过滤器位图;所述NVM控制器根据所述布隆过滤器位图对所述第一原子写请求中的各个写操作进行地址冲突检测,获得所述第一原子写请求中的第二写操作并发组;所述方法还包括:所述NVM控制器接收中央处理器发送的第二原子写请求;其中,所述第二原子写请求包括至少两个不冲突的写操作;所述NVM控制器将所述第二原子写请求对应的数据和所述第二原子写请求对应的待写入地址存储至所述写请求存储器;其中,所述第二原子写请求对应的待写入地址为所述NVM介质中的地址,所述第二原子写请求对应的待写入地址包括所述第二原子写请求中的各个写操作对应的待写入地址;所述NVM控制器将所述第二原子写请求中的各个写操作对应的待写入地址映射至所述布隆过滤器位图,并根据所述布隆过滤器位图对所述第二原子写请求中的各个写操作进行地址冲突检测,获得所述第二原子写请求中的第二写操作并发组;其中,所述第二原子写请求的第二写操作并发组中的各个写操作对应的待写入地址不发生冲突;所述NVM控制器对所述第二原子写请求的第二写操作并发组中的各个写操作进行通道冲突检测,确定所述第二原子写请求中的至少一个第一写操作并发组;其中,所述第二原子写请求的第一写操作并发组中的各个写操作对应的数据写入所述NVM介质的通道不发生冲突;所述NVM控制器确定将所述第二原子写请求中的各个第一写操作并发组对应的数据写入所述NVM介质的第二顺序;所述NVM控制器根据所述布隆过滤器位图确定所述第一原子写请求中的各个写操作对应的待写入地址与所述第二原子写请求中的各个写操作对应的待写入地址不发生地址冲突;所述NVM控制器分别根据所述第一顺序和所述第一原子写请求对应的待写入地址、所述第二顺序和所述第二原子写请求对应的待写入地址,并行将所述第一原子写请求的各个第一写操作并发组对应的数据、所述第二原子写请求的各个第一写操作并发组对应的数据写入所述NVM介质。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华为技术有限公司,未经华为技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201480038253.6/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top