[发明专利]用于帮助逻辑加密的系统、方法和计算机可访问介质在审
| 申请号: | 201480027996.3 | 申请日: | 2014-03-14 |
| 公开(公告)号: | CN105378750A | 公开(公告)日: | 2016-03-02 |
| 发明(设计)人: | 杰亚维贾雅·拉延德兰;尤格克·皮诺;厄兹居尔·锡南奥卢;拉梅什·凯里 | 申请(专利权)人: | 纽约大学 |
| 主分类号: | G06F21/72 | 分类号: | G06F21/72;G09C1/00;H04L9/00 |
| 代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 朱胜;江河清 |
| 地址: | 美国*** | 国省代码: | 美国;US |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 用于对至少一个集成电路(IC)进行加密的示例性系统、方法和计算机可访问介质可以包括:使用干扰图来确定至少一个位置,该至少一个位置用于在至少一个集成电路中或在至少一个集成电路处对至少一个门的建议插入;以及在一个或多个位置处将一个或多个门插入一个或多个IC中。可以至少部分地基于一个或多个位置对一个或多个IC的至少一个其他位置上的影响来构造干扰图。 | ||
| 搜索关键词: | 用于 帮助 逻辑 加密 系统 方法 计算机 访问 介质 | ||
【主权项】:
一种非暂态计算机可访问介质,所述非暂态计算机可访问介质上存储有用于对至少一个集成电路“IC”进行加密的计算机可执行指令,其中,在计算机硬件布置执行所述指令时,所述计算机布置被配置成执行包括以下操作的过程:使用干扰图来确定至少一个位置,所述至少一个位置用于在所述至少一个集成电路中或在所述至少一个集成电路处对至少一个门的建议插入;以及在所述至少一个位置处或在所述至少一个位置中将所述至少一个门插入所述至少一个集成电路中。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于纽约大学,未经纽约大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201480027996.3/,转载请声明来源钻瓜专利网。
- 上一篇:指纹感测系统和方法
- 下一篇:在企业系统中的用户和设备认证





