[发明专利]一种多核处理器时钟分布装置在审

专利信息
申请号: 201410686560.7 申请日: 2014-11-25
公开(公告)号: CN104460825A 公开(公告)日: 2015-03-25
发明(设计)人: 胡向东;王晓;张欢;柯希明;姚荣 申请(专利权)人: 上海高性能集成电路设计中心
主分类号: G06F1/04 分类号: G06F1/04;G06F1/32
代理公司: 上海泰能知识产权代理事务所 31233 代理人: 宋缨;孙健
地址: 200120 上海市*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及一种多核处理器时钟分布装置,包括锁相环、时钟传输网络和处理器核心,还包括分频偏相器,所述锁相环的时钟输出端口与所述时钟传输网络的时钟输入端口连接,所述时钟传输网络的输出端口与所述分频偏相器的时钟输入端口连接,所述分频偏相器与所述多核处理器核心的时钟输入端口连接;所述锁相环用于产生系统所需工作时钟的两倍频时钟信号,所述两倍频时钟信号通过所述时钟传输网络传输至所述分频偏相器,所述两倍频时钟信号经所述分频偏相器分频后产生不同相位的处理器核心工作时钟输入至所述多核处理器核心。本发明可降低多核处理器瞬时峰值功耗。
搜索关键词: 一种 多核 处理器 时钟 分布 装置
【主权项】:
一种多核处理器时钟分布装置,包括锁相环(1)、时钟传输网络(2)和处理器核心(4),其特征在于,还包括分频偏相器(3),所述锁相环(1)的时钟输出端口与所述时钟传输网络(2)的时钟输入端口连接,所述时钟传输网络(2)的输出端口与所述分频偏相器(3)的时钟输入端口连接,所述分频偏相器(3)与所述多核处理器核心(4)的时钟输入端口连接;所述锁相环(1)用于产生系统所需工作时钟的两倍频时钟信号,所述两倍频时钟信号通过所述时钟传输网络(2)传输至所述分频偏相器(3),所述两倍频时钟信号经所述分频偏相器(3)分频后产生不同相位的处理器核心工作时钟输入至所述多核处理器核心(4)。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海高性能集成电路设计中心,未经上海高性能集成电路设计中心许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201410686560.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top