[发明专利]一种超标量微处理器中实现存储指令流水提交方法有效

专利信息
申请号: 201410685360.X 申请日: 2014-11-25
公开(公告)号: CN104391680A 公开(公告)日: 2015-03-04
发明(设计)人: 尹飞;胡向东;翁志强;路冬冬 申请(专利权)人: 上海高性能集成电路设计中心
主分类号: G06F9/38 分类号: G06F9/38;G06F9/30
代理公司: 上海泰能知识产权代理事务所 31233 代理人: 宋缨;孙健
地址: 200120 上海市*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及一种超标量微处理器中实现存储指令流水提交方法,本方法利用三类缓冲的自排序功能,通过改进三类缓冲间的接口协议,弱化存储指令的执行条件,加快存储指令的提交速度。通过恰当配置每个时钟周期提交的指令数量,以及每个时钟周期写一级数据缓存的存储指令数量,在执行连续的存储指令序列时,在存储地址命中一级数据缓存且具有可写权限的条件下,可实现存储指令流水提交功能,显著提高微处理器性能。
搜索关键词: 一种 标量 微处理器 实现 存储 指令 流水 提交 方法
【主权项】:
一种超标量微处理器中实现存储指令流水提交方法,其特征在于,包括以下步骤:(1)全指令重排序缓冲从当前头指针开始,检查头部n条指令的状态,选出当前允许提交的最年轻的指令的年龄序号发送给访存部件;(2)访存部件收到所述年龄序号后,查询装入指令重排序缓冲,将装入指令重排序缓冲中与所述年龄序号相同的装入指令,以及比所述年龄序号更年老的装入指令都标记为可提交状态,一旦可提交状态的装入指令正常执行完成,向全指令重排序缓冲报告完成,同时删除可提交状态的装入指令对应的装入指令重排序缓冲条目;(3)全指令重排序缓冲收到指令的完成信号后,登记到对应的条目中,全指令重排序缓冲从当前头指针开始,检查头部n条指令的状态,如果头h条指令都无异常,且执行完成,则h条指令在一个时钟周期里一起提交,并移动全指令重排序缓冲的头指针,其中,n≥h≥1。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海高性能集成电路设计中心,未经上海高性能集成电路设计中心许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201410685360.X/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top