[发明专利]一种实现RS232向BLVDS总线转换的方法在审
| 申请号: | 201410457040.9 | 申请日: | 2014-09-10 |
| 公开(公告)号: | CN104268108A | 公开(公告)日: | 2015-01-07 |
| 发明(设计)人: | 李伟;赵永;黄蕾;陈玉年;乐凌志 | 申请(专利权)人: | 南京国电南自美卓控制系统有限公司 |
| 主分类号: | G06F13/38 | 分类号: | G06F13/38 |
| 代理公司: | 南京纵横知识产权代理有限公司 32224 | 代理人: | 董建林;耿英 |
| 地址: | 210032 江苏*** | 国省代码: | 江苏;32 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本发明公开了一种实现RS232向BLVDS总线转换的方法,将要发送的数据通过RS232接口发送到FPGA,FPGA接收到处理器发来的数据,将其存储到内部的FIFO中,同时,FPGA实时监测FIFO的状态标志,当监测到FIFO空标志为零,打开BLVDS总线使能输出端口OE,取出FIFO的数据,将其发送到BLVDS总线上,以实现多点或背板的数据通信。默写设备只有RS-232接口,因此数据抗干扰性能以及只能实现点到点的数据通信制约了这些设备的应用,而本发明的方法,可以实现RS-232向BLVDS总线的转换,从而提高了数据抗干扰性能以及可以实现多点以及背板通信。 | ||
| 搜索关键词: | 一种 实现 rs232 blvds 总线 转换 方法 | ||
【主权项】:
一种实现RS232向BLVDS总线转换的方法,其特征是,CPU通过RS232接口将数据发送至FPGA中,由FPGA实现RS232向BLVDS总线转换;FPGA实现接口转换的步骤为:FPGA内部的RS‑232接收模块实时接收CPU通过RS‑232接口发送的字节数据,将字节数据存储到FIFO中,同时,BLVDS总线模块实时监测FIFO中的状态标志端口,当状态标志端口指示FIFO中存在数据时,首先将BLVDS输出子模块的输出使能端口OE打开,然后从FIFO中取出一字节数据,通过BLVDS总线发送,等待该字节数据发送完毕后,再次监测FIFO中的状态标志端口,若有数据,则重复上述步骤,否则,关闭BLVDS输出子模块的输出使能端口OE。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南京国电南自美卓控制系统有限公司,未经南京国电南自美卓控制系统有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201410457040.9/,转载请声明来源钻瓜专利网。





