[发明专利]能够抵抗双节点翻转的锁存器无效
申请号: | 201410139002.9 | 申请日: | 2014-04-08 |
公开(公告)号: | CN103957001A | 公开(公告)日: | 2014-07-30 |
发明(设计)人: | 徐江涛;李新伟;姚素英;史再峰;高静;高志远;聂凯明 | 申请(专利权)人: | 天津大学 |
主分类号: | H03K19/094 | 分类号: | H03K19/094 |
代理公司: | 天津市北洋有限责任专利代理事务所 12201 | 代理人: | 刘国威 |
地址: | 300072*** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明设计抗辐射集成电路设计领域,为提供一种能够抵抗双节点翻转的锁存器,且能够抵抗输入线和时钟线上的SET。本发明采取的技术方案是,能够抵抗双节点翻转的锁存器,由三个Guard-Gate单元、三个延迟单元和两个传输门构成;锁存器的输入信号经过第一传输门T1到达第一节点1后分成两路,一路经过第一延迟单元D1,一路作为第二Guard-Gate单元的一个输入信号;第一延迟单元D1的输出同时作为第二Guard-Gate单元的另一个输入信号、第一Guard-Gate单元的一个输入以及第二延迟单元D2的输入;第三Guard-Gate单元的输出构成反馈回路。本发明主要应用于抗辐射集成电路设计。 | ||
搜索关键词: | 能够 抵抗 节点 翻转 锁存器 | ||
【主权项】:
一种能够抵抗双节点翻转的锁存器,其特征是,由三个Guard‑Gate单元、三个延迟单元和两个传输门构成;锁存器的输入信号经过第一传输门T1到达第一节点1,第一节点1的信号分成两路,一路经过第一延迟单元D1,一路作为第二Guard‑Gate单元的一个输入信号;第一延迟单元D1的输出同时作为第二Guard‑Gate单元的另一个输入信号、第一Guard‑Gate单元的一个输入以及第二延迟单元D2的输入;第二延迟单元D2的输出作为第一Guard‑Gate单元的另一个输入;第二Guard‑Gate单元的输出作为第三延迟单元D3的输入;第一Guard‑Gate单元的输出以及第三延迟单元D3的输出作为第三Guard‑Gate单元的两路输入信号;第三Guard‑Gate单元的输出经过传输门T2,最终与节点1节点相连,从而构成反馈回路。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津大学,未经天津大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201410139002.9/,转载请声明来源钻瓜专利网。