[发明专利]抑制爬电现象的半导体器件及制备方法有效
| 申请号: | 201410012670.5 | 申请日: | 2014-01-10 |
| 公开(公告)号: | CN104779234B | 公开(公告)日: | 2018-03-20 |
| 发明(设计)人: | 牛志强;哈姆扎·耶尔马兹;鲁军;王飞 | 申请(专利权)人: | 万国半导体股份有限公司 |
| 主分类号: | H01L23/49 | 分类号: | H01L23/49;H01L23/31;H01L21/60;H01L21/56 |
| 代理公司: | 上海申新律师事务所31272 | 代理人: | 吴俊 |
| 地址: | 美国加利福尼亚州,*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本发明涉及一种半导体器件,尤其涉及一种优化爬电距离的功率器件及其制备方法。具有一个芯片安装单元,芯片安装单元包括基座和一些引脚,并排的引脚间以非等距离方式设置并位于基座的一侧缘附近,一个芯片粘附在基座上,一个塑封体包覆基座、芯片,塑封体包括一个塑封延伸部包覆引脚的至少一部分来获得引脚间的一个较好的电气安全距离,以便改善器件的电压爬电距离。 | ||
| 搜索关键词: | 抑制 现象 半导体器件 制备 方法 | ||
【主权项】:
一种功率半导体器件,其特征在于,包括:带有一基座和多个引脚的一芯片安装单元,并排设置的多个引脚位于基座的一侧缘附近,多个引脚中的第一引脚连接在基座上而第二、第三引脚与基座断开,第二、第三引脚各自靠近基座的一端均有一键合区,第二引脚邻近第一和第三引脚并且第一、第二和第三引脚间以非等距离排列的方式设置;一粘贴于基座的芯片,设于芯片背面的第一电极通过导电材料电性连接于基座,设于芯片的与背面相对的一正面的第二、第三电极通过导电结构分别电性连接于第二、第三引脚各自的键合区上;将基座、芯片、导电结构、以及第二、第三引脚的键合区予以包覆的一塑封体,塑封体包括一个沿着第一、第二和第三引脚中之一的长度方向延伸的塑封延伸部;第一、第二及第三引脚构成一高电位引脚和一低电位引脚组,高电位引脚位于低电位引脚组的外侧,低电位引脚组中包括两个低电位引脚,高电位引脚与任意一个低电位引脚之间的距离大于两个低电位引脚之间的距离。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于万国半导体股份有限公司,未经万国半导体股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201410012670.5/,转载请声明来源钻瓜专利网。





