[实用新型]宽输入范围电容-比较器型时间放大器有效
申请号: | 201320654251.2 | 申请日: | 2013-10-22 |
公开(公告)号: | CN203608166U | 公开(公告)日: | 2014-05-21 |
发明(设计)人: | 徐江涛;朱昆昆;姚素英;史再峰;高静 | 申请(专利权)人: | 天津大学 |
主分类号: | H03F3/45 | 分类号: | H03F3/45;H03K19/00 |
代理公司: | 天津市北洋有限责任专利代理事务所 12201 | 代理人: | 刘国威 |
地址: | 300072*** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型涉及微电子学的模拟集成电路设计领域,进一步增加传统时间放大器的输入范围,使时间放大器在较大输入范围下仍能保持线性特性以及降低设计要求,提出一种宽输入范围电容-比较器型时间放大器。为达到上述目的,本实用新型采用的技术方案是,宽输入范围电容-比较器型时间放大器,包括:三个D触发器,一个二输入与非门,一个二输入异或门,一个多路选择器,一个开关,一个电容,一个比较器和两个电流源。本实用新型主要应用于时间放大器的设计应用。 | ||
搜索关键词: | 输入 范围 电容 比较 时间 放大器 | ||
【主权项】:
一种宽输入范围电容‑比较器型时间放大器,其特征是,包括:三个D触发器,一个二输入与非门,一个二输入异或门,一个多路选择器,一个开关,一个电容,一个比较器和两个电流源;时间信号的输入端Tin1和Tin2分别连接两个D触发器的Clk输入端,两个D触发器的D输入端与高电平VDD相连,两个D触发器的Q输出端分别和二输入与非门的输入端及二输入异或门输入端相连;二输入与非门的输出端连接两个D触发器的复位端RN,二输入异或门输出端连接多路选择器的控制端S,S连接第三个D触发器的Clk输入端,第三个D触发器的D输入端连接高电平VDD,电容复位的反向信号连接第三个D触发器的复位端RN;电流源Ia的流出端与多路选择器的1端相连,电流源Ia流入端和高电平VDD相连,电流源Ib的流入端与多路选择器的0端相连,电流源Ib流出端和低电平VSS相连;多路选择器的输出端和电容C的一端相连,电容C的另一端接参考电平VCM,电容的复位开关和比较器的两个输入端分别跨接在电容C的两端。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津大学,未经天津大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201320654251.2/,转载请声明来源钻瓜专利网。
- 上一篇:一种双路高速模/数转换模块
- 下一篇:太阳能电池接地装置