[发明专利]一种利用单片SRAM实现视频数据同步实时处理的系统有效
| 申请号: | 201310723459.X | 申请日: | 2013-12-24 |
| 公开(公告)号: | CN103685961B | 公开(公告)日: | 2017-01-25 |
| 发明(设计)人: | 任侃;刘恒建;韩鲁;刘琳;陆恺立;顾国华;钱惟贤 | 申请(专利权)人: | 南京理工大学 |
| 主分类号: | H04N5/232 | 分类号: | H04N5/232;H04N5/341 |
| 代理公司: | 南京理工大学专利中心32203 | 代理人: | 朱显国 |
| 地址: | 210094 *** | 国省代码: | 江苏;32 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本发明提出一种利用单片SRAM实现视频数据同步实时处理的系统。包括数据模块、数据延迟模块、第一时钟转换模块、数据存取模块和第二时钟转换模块;数据模块同时与数据延迟模块和第一时钟转换模块相连,第一时钟转换模块、数据存取模块和第二时钟转换模块依次相连。本发明可以节省FPGA上的片外资源,并实现视频的实时处理。 | ||
| 搜索关键词: | 一种 利用 单片 sram 实现 视频 数据 同步 实时处理 系统 | ||
【主权项】:
一种利用单片SRAM实现视频数据同步实时处理的系统,其特征在于,包括数据模块、数据延迟模块、第一时钟转换模块、数据存取模块和第二时钟转换模块;数据模块同时与数据延迟模块和第一时钟转换模块相连,第一时钟转换模块、数据存取模块和第二时钟转换模块依次相连;所述数据模块利用AD芯片将CCD采集的模拟图像数据转化为数字图像数据;所述数据延迟模块利用同步fifo完成当前帧图像数据的延迟,使当前帧图像与前一帧图像保持同步;所述第一时钟转换模块利用异步fifo将低频率图像数据转换为高频率图像数据,完成时钟转换;所述数据存取模块利用单片SRAM实现图像数据的存取,其中,SRAM分为两个存储区,即第一存储区和第二存储区,第一存储区存储奇数帧的图像数据,第二存储区存储偶数帧的图像数据;所述第二时钟转换模块利用异步fifo将高频率图像数据转换为低频率图像数据,完成时钟转换。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南京理工大学,未经南京理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310723459.X/,转载请声明来源钻瓜专利网。
- 上一篇:图像处理装置及图像处理方法
- 下一篇:TV型二维索道摄像系统





