[发明专利]半导体结构的形成方法有效

专利信息
申请号: 201310657174.0 申请日: 2013-12-06
公开(公告)号: CN104425366B 公开(公告)日: 2017-12-29
发明(设计)人: 王新鹏;潘晶;王琪;宁先捷 申请(专利权)人: 中芯国际集成电路制造(北京)有限公司;中芯国际集成电路制造(上海)有限公司
主分类号: H01L21/768 分类号: H01L21/768;H01L21/265
代理公司: 北京集佳知识产权代理有限公司11227 代理人: 骆苏华
地址: 100176 北京市*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种半导体结构的形成方法,包括提供半导体衬底,所述半导体衬底包括第一区域和第二区域;形成位于第一区域表面的栅介质材料层和浮栅介质层、浮栅以及控制栅介质层;在所述半导体衬底表面形成栅极材料层;在栅极材料层表面形成第一填充材料层和位于所述第一填充材料层表面的第一图形化掩膜层;以所述第一图形化掩膜层为掩膜,刻蚀第一区域上的部分第一填充材料层、栅极材料层、栅介质材料层,在半导体衬底的第一区域表面形成栅介质层和位于所述栅介质层表面的栅极;去除所述第一填充材料层和第一图形化掩膜层后,刻蚀第二区域上的栅极材料层,形成位于控制栅介质层表面的控制栅。上述方法可以提高在第二区域上形成的存储单元的性能。
搜索关键词: 半导体 结构 形成 方法
【主权项】:
一种半导体结构的形成方法,其特征在于,包括:提供半导体衬底,所述半导体衬底包括第一区域和第二区域;在所述半导体衬底表面形成位于第一区域表面的栅介质材料层、位于部分第二区域表面的浮栅介质层、位于浮栅介质层表面的浮栅以及位于所述浮栅表面的控制栅介质层,所述控制栅介质层的表面高于栅介质材料层的表面;在所述半导体衬底表面形成栅极材料层,所述栅极材料层覆盖栅介质材料层的表面、浮栅介质层和浮栅的侧壁以及控制栅介质层的表面,控制栅介质层顶部的栅极材料层的表面高于第一区域上的栅极材料层的表面;在所述栅极材料层表面形成第一填充材料层和位于所述第一填充材料层表面的第一图形化掩膜层,所述第一填充材料层表面齐平并且覆盖所述栅极材料层,所述第一图形化掩膜层覆盖第二区域上的第一填充材料层和部分第一区域上的第一填充材料层;以所述第一图形化掩膜层为掩膜,刻蚀第一区域上的部分第一填充材料层、栅极材料层、栅介质材料层,在半导体衬底的第一区域表面形成栅介质层和位于所述栅介质层表面的栅极;去除所述第一填充材料层和第一图形化掩膜层后,刻蚀第二区域上的栅极材料层,形成位于控制栅介质层表面的控制栅;还包括:在所述栅介质层和栅极的侧壁表面以及浮栅介质层、浮栅、控制栅介质层和控制栅的侧壁表面形成第一侧墙;以所述第一侧墙和栅极为掩膜,对栅极两侧的半导体衬底的第一区域进行第一轻掺杂离子注入,形成第一轻掺杂区;在所述第一侧墙表面形成第二侧墙,以所述控制栅、第一侧墙和第二侧墙为掩膜,对控制栅两侧的半导体衬底的第二区域进行第二轻掺杂离子注入,形成第二轻掺杂区;在所述第二侧墙表面形成第三侧墙,以所述栅极、第一侧墙、第二侧墙和第三侧墙为掩膜,对栅极两侧的半导体衬底的第一区域进行第一重掺杂离子注入,形成第一源/漏极;在所述第三侧墙表面形成第四侧墙,以所述控制栅、第一侧墙、第二侧墙、第三侧墙和第四侧墙为掩膜,对控制栅两侧的半导体衬底的第二区域进行第二重掺杂离子注入,形成第二源/漏极。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中芯国际集成电路制造(北京)有限公司;中芯国际集成电路制造(上海)有限公司,未经中芯国际集成电路制造(北京)有限公司;中芯国际集成电路制造(上海)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201310657174.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top