[发明专利]CPCI总线弹载部件应答模拟与测试设备及其实现方法有效

专利信息
申请号: 201310201369.4 申请日: 2013-05-27
公开(公告)号: CN103279125A 公开(公告)日: 2013-09-04
发明(设计)人: 许永辉;孙闯;韩超;魏祎 申请(专利权)人: 哈尔滨工业大学
主分类号: G05B23/02 分类号: G05B23/02;G05B19/042
代理公司: 哈尔滨市松花江专利商标事务所 23109 代理人: 张宏威
地址: 150001 黑龙*** 国省代码: 黑龙江;23
权利要求书: 查看更多 说明书: 查看更多
摘要: CPCI总线弹载部件应答模拟与测试设备及其实现方法,涉及一种CPCI总线弹载部件应答模拟与测试设备,并涉及其实现方法,本发明为解决现有应答模拟测试设备硬件设计复杂、实时性差、体积较大的问题。本发明所述CPCI总线弹载部件应答模拟与测试设备包括DSP、FPGA、通讯功能电路、CPCI总线、PCI总线、DSP总线、程序存储器、大容量数据缓存、大容量压载数据存储器和串行EEPROM,所述通讯功能电路包括光电隔离电路和电平转换电路,所述FPGA内部有HDLC逻辑电路、复位译码及时钟逻辑电路和读写控制电路,所述DSP内部有PCI接口电路和EMIF接口电路。本发明应用在CPCI总线导弹的自动测试系统中。
搜索关键词: cpci 总线 部件 应答 模拟 测试 设备 及其 实现 方法
【主权项】:
CPCI总线弹载部件应答模拟与测试设备,其特征在于,它包括DSP(1)、FPGA(2)、通讯功能电路(3)、CPCI总线(4)、PCI总线(5)、DSP总线(6)、程序存储器(7)、大容量数据缓存(8)、大容量压载数据存储器(9)和串行EEPROM(10),所述通讯功能电路(3)包括光电隔离电路(11)和电平转换电路(12),所述FPGA(2)内部有HDLC逻辑电路(13)、复位译码及时钟逻辑电路(14)和读写控制电路(15),所述DSP(1)内部有PCI接口电路(16)和EMIF接口电路(17),DSP(1)的PCI接口电路(16)通过PCI总线(5)连接到CPCI总线(4)上,DSP(1)的EMIF接口电路(17)连接到DSP总线(6)上,串行EEPROM(10)的数据输出端与DSP(1)的PCI接口电路(16)的数据输入端相连接,程序存储器(7)的数据输出端与DSP(1)的EMIF接口电路(17)的数据输入端相连接,大容量数据缓存(8)和大容量压载数据存储器(9)分别连接到DSP总线(6)上,FPGA(2)的HDLC逻辑电路(13)、复位译码及时钟逻辑电路(14)和读写控制电路(15)分别连接到DSP总线(6)上,复位译码及时钟逻辑电路(14)的第一数据输出端与HDLC逻辑电路(13)的数据输入端相连接,复位译码及时钟逻辑电路(14)的第二数据输出端与读写控制电路(15)的数据输入端相连接,读写控制电路(15)的数据输出端连接在大容量压载数据存储器(9)的数据输入端上,FPGA(2)的HDLC逻辑电路(13)的逻辑数据输入输出端与通讯功能电路(3)的光电隔离电路(11)的逻辑数据输入输出端相连接,光电隔离电路(11)的第一数据输出端与一个电平转换电路(12)的数据输入端相连接,光电隔离电路(11)的第二数据输出端与另一个电平转换电路(12)的数据输入端相连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于哈尔滨工业大学,未经哈尔滨工业大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201310201369.4/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top