[发明专利]延迟输入信号的电路和方法,显微镜和控制其的方法有效

专利信息
申请号: 201310181159.3 申请日: 2013-05-16
公开(公告)号: CN103427805A 公开(公告)日: 2013-12-04
发明(设计)人: 索尔斯腾·科斯特 申请(专利权)人: 莱卡微系统CMS有限责任公司
主分类号: H03K5/13 分类号: H03K5/13;G02B21/00
代理公司: 北京清亦华知识产权代理事务所(普通合伙) 11201 代理人: 宋融冰
地址: 德国*** 国省代码: 德国;DE
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供延迟输入信号的电路和方法,显微镜和控制其的方法。该电路包括第一延迟单元(1)和第二延迟单元(2),输入信号被输入至第一延迟单元(1),第一延迟单元(1)将输入信号延迟第一时钟信号的k个周期以产生值xt_k,并将值xt_k传输至第二延迟单元(2)。第二延迟单元(2)包括转换器(3)和第二移位寄存器(4),转换器(3)通过n个导线与第二移位寄存器(4)连接;值xt_k和值xt_k-1输入至转换器(3),xt_k-1为被延迟第一时钟信号的k-1个周期的输入信号;转换器(3)配置为使得值xt_k-1输入至导线1至m,值xt_k输入至导线m+1至n,其中1≤m≤n;第二移位寄存器(4)将输入至导线1至n的值作为电路的输出信号连续地输出。
搜索关键词: 延迟 输入 信号 电路 方法 显微镜 控制
【主权项】:
一种用于可控地延迟输入信号的电路,所述电路包括第一延迟单元(1)和第二延迟单元(2),所述输入信号(PULS_IN)被输入至所述第一延迟单元(1),所述第一延迟单元(1)将所述输入信号(PULS_IN)延迟第一时钟信号(CLK1)的k个周期以产生值xt_k,并将所述值xt_k传输至所述第二延迟单元(2),其中,所述第二延迟单元(2)包括转换器(3)和第二移位寄存器(4),所述转换器(3)通过n个导线与所述第二移位寄存器(4)连接,所述值xt_k和值xt_k‑1输入至所述转换器(3),xt_k‑1为被延迟所述第一时钟信号(CLK1)的k‑1个周期的所述输入信号(PULS_IN),所述转换器(3)配置为使得值xt_k‑1输入至导线1至m,值xt_k输入至导线m+1至n,其中1≤m≤n,以及所述第二移位寄存器(4)将输入至导线1至n的值作为所述电路的输出信号(PULS_OUT)连续地输出。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于莱卡微系统CMS有限责任公司,未经莱卡微系统CMS有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201310181159.3/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top