[发明专利]一种基于FPGA芯片的PCI-E的高速密码卡在审
申请号: | 201310118480.7 | 申请日: | 2013-04-08 |
公开(公告)号: | CN103237021A | 公开(公告)日: | 2013-08-07 |
发明(设计)人: | 苏振宇;于飞;李前 | 申请(专利权)人: | 浪潮集团有限公司 |
主分类号: | H04L29/06 | 分类号: | H04L29/06 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 250101 山东*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于FPGA芯片的PCI-E的高速密码卡,属于信息安全领域,该密码卡包括FPGA芯片、SM1密码算法芯片、FPGA配置芯片、晶体振荡器、电源芯片1、电源芯片2、电源芯片3、程序下载口K1、程序调试口K2、PCI-E总线;FPGA芯片内部包括PCI-EIP硬核、状态机、双端口RAM,PCI-EIP硬核与物理的PCI-E总线相连,状态机与SM1密码算法芯片相连实现数据的交互,双端口RAM连接FPGA配置芯片;晶体振荡器与FPGA芯片相连。本发明的一种基于FPGA芯片的PCI-E的高速密码卡和现有技术相比,有效的解决网络中数据安全的问题,提供高效的防伪措施。 | ||
搜索关键词: | 一种 基于 fpga 芯片 pci 高速 密码 | ||
【主权项】:
一种基于FPGA芯片的PCI‑E的高速密码卡,其特征在于该密码卡包括FPGA芯片、SM1密码算法芯片、FPGA配置芯片、晶体振荡器、电源芯片1、电源芯片2、电源芯片3、程序下载口K1、程序调试口K2、PCI‑E总线;FPGA芯片内部包括PCI‑E IP硬核、状态机、双端口RAM,PCI‑E IP硬核与物理的PCI‑E总线相连,状态机与SM1密码算法芯片相连实现数据的交互,双端口RAM连接FPGA配置芯片,通过FPGA配置芯片实现配置程序与数据的存储;晶体振荡器与FPGA芯片相连并提供工作时钟频率给FPGA芯片的应用层,且晶体振荡器通过FPGA芯片分频出时钟频率供给SM1密码算法芯片,作为SM1密码算法芯片的工作时钟频率;PCI‑E总线的电压输出连接到电源芯片1,电源芯片1连接到电源芯片2及电源芯片3,电源芯片2连接FPGA芯片及SM1密码算法芯片,电源芯片3连接FPGA芯片内部的PCI‑E IP硬核,程序下载口K1和程序调试接口K2均与FPGA芯片连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浪潮集团有限公司,未经浪潮集团有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310118480.7/,转载请声明来源钻瓜专利网。
- 上一篇:一种处理数据传输业务的方法及终端
- 下一篇:印刷装置、印刷方法以及印刷物