[发明专利]具有正交读出架构的超高速成像阵列有效
申请号: | 201310061441.8 | 申请日: | 2013-02-27 |
公开(公告)号: | CN103731612B | 公开(公告)日: | 2017-05-10 |
发明(设计)人: | M.瓦兹沃思 | 申请(专利权)人: | 赛默飞世尔科技有限公司 |
主分类号: | H04N5/374 | 分类号: | H04N5/374;H04N5/3745;H04N5/378 |
代理公司: | 中国专利代理(香港)有限公司72001 | 代理人: | 臧永杰,李浩 |
地址: | 美国麻*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 在一个二维成像阵列中安排多个单元像素的方式为沿一个给定行的多个信号电荷被添加到同一行的多个其他相关信号电荷上。沿一个给定列的多个信号电荷被添加到同一列的多个其他相关信号电荷上。总和电荷值同时从行和列中被输出,从而产生一行图像数据和一列图像数据。所得的总和数据暂时被存储在芯片上缓存器中,并且随后在下一个成像周期的整合时间过程中从该芯片上输出,而在成像工作周期中没有损耗。 | ||
搜索关键词: | 具有 正交 读出 架构 超高速 成像 阵列 | ||
【主权项】:
一种图像传感器,包括:一个具有多个列和多个行的传感器像素阵列,其中组成所述传感器像素阵列的一个离散像素进一步包括;检测一个图像的一个光敏区域,整合并且存储所述图像的一个区域,用于从组成所述传感器像素阵列的所述离散像素中的每一个中提供相同输出信号对的电路系统,多个列电路,对于所述图像传感器中的每一列配置一个该列电路,并且这些列电路进一步被配置成将在一个特定离散像素中产生的所述相同输出信号对中的一个与来自每一个成像器列的一个共用列中的一组选定的所述离散像素中的每一个离散像素的所述信号求和成一个总和列数据信号;以及多个行电路,对于所述图像传感器中的每一行配置一个该行电路,并且这些行电路进一步被配置成将在所述特定离散像素中产生的所述相同输出信号对中的第二个与来自每一个成像器行的一个共用行中的一组选定的所述离散像素中的每一个离散像素的所述信号求和成一个总和行数据信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于赛默飞世尔科技有限公司,未经赛默飞世尔科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310061441.8/,转载请声明来源钻瓜专利网。