[发明专利]用于存储器设备的芯片上冗余修复有效

专利信息
申请号: 201280072114.6 申请日: 2012-03-30
公开(公告)号: CN104205232B 公开(公告)日: 2017-05-31
发明(设计)人: D.科布拉;D.J.齐默曼;V.K.纳塔拉詹 申请(专利权)人: 英特尔公司
主分类号: G11C29/00 分类号: G11C29/00;G11C11/4063
代理公司: 中国专利代理(香港)有限公司72001 代理人: 臧永杰,姜甜
地址: 美国加利*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要: 用于存储器设备的芯片上冗余修复。存储器设备的实施例包括动态随机存取存储器(DRAM);以及与DRAM耦合的系统元件。系统元件包括用于控制DRAM的存储器控制器,以及与存储器控制器耦合的修复逻辑,修复逻辑持有被标识为对于DRAM的缺陷区域的失效地址的地址。修复逻辑被配置成接收存储器操作请求并且实现用于针对请求的操作地址的冗余修复。
搜索关键词: 用于 存储器 设备 芯片 冗余 修复
【主权项】:
一种堆叠的存储器设备,包括:存储器堆叠,其包括动态随机存取存储器(DRAM)的一个或多个层;以及与存储器堆叠耦合的系统元件,系统元件包括:用于控制存储器堆叠的存储器控制器,以及与存储器控制器耦合的修复逻辑,用以提供用于存储器堆叠的通用冗余修复,其中所述修复逻辑包括:用于存储已经被标识为失效地址的修复地址以及与修复地址对应的数据的修复逻辑存储器,所述修复逻辑存储器包括输入以从存储器控制器接收操作地址和数据以及输出以提供与修复地址对应的所存储的数据,其中所述修复逻辑生成启用信号,所述启用信号具有的值基于从存储器控制器接收的操作地址是否匹配在修复逻辑存储器上所存储的任何修复地址,锁存器设备,所述锁存器设备包括输入以从存储器控制器接收操作地址和数据以及与存储器堆叠耦合的输出,所述锁存器设备的输出基于所述启用信号而被启用或禁用,以及多路复用器,所述多路复用器包括第一输入以从存储器堆叠接收数据、第二输入以从修复逻辑存储器接收数据、以及输出以向存储器控制器提供数据,其中所述多路复用器被配置成基于所述启用信号而选择第一输入或第二输入作为多路复用器的输出;其中所述修复逻辑被配置成:从存储器控制器接收存储器操作请求,所述存储器操作请求包括操作地址,如果操作地址不匹配在修复逻辑存储器中所存储的任何修复地址,则使用存储器堆叠来处理所述存储器操作请求,以及如果操作地址匹配在修复逻辑存储器中所存储的任何修复地址,则使用修复逻辑存储器来处理所述存储器操作请求。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201280072114.6/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top