[实用新型]一种学习机电路中的时钟电路模块有效
| 申请号: | 201220200919.1 | 申请日: | 2012-05-07 |
| 公开(公告)号: | CN202632156U | 公开(公告)日: | 2012-12-26 |
| 发明(设计)人: | 蒋智谋 | 申请(专利权)人: | 安徽状元郎电子科技有限公司 |
| 主分类号: | G06F1/08 | 分类号: | G06F1/08;G09B5/00 |
| 代理公司: | 安徽合肥华信知识产权代理有限公司 34112 | 代理人: | 余成俊 |
| 地址: | 231200 安徽省合*** | 国省代码: | 安徽;34 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本实用新型公开了一种学习机电路中的时钟电路模块,包括型号为HYM8563的时钟芯片U2,时钟芯片U2的OSCI引脚、OSCO引脚之间接有晶振源Y1,时钟芯片U2的引脚上还接有电容、电阻,时钟芯片U2的SCL引脚、SDA引脚分别接入学习机的主控芯片。本实用新型能有效提高时钟电路提供的振动信号的稳定性,进而提高了学习机主控芯片工作性能。 | ||
| 搜索关键词: | 一种 学习机 电路 中的 时钟 模块 | ||
【主权项】:
1.一种学习机电路中的时钟电路模块,其特征在于:包括有型号为HYM8563的时钟芯片U2,时钟芯片U2的OSCI引脚、OSCO引脚之间接有晶振源Y1,OSCI引脚还通过电容C3接地,时钟芯片U2的
引脚空置,VSS引脚接地,时钟芯片U2的SCL引脚、SDA引脚分别接入学习机的主控芯片,时钟芯片U2的CLKOUT引脚空置,VDD引脚上有两路导线,VDD引脚上一路导线通过电容C4接地,VDD引脚上另一路导线通过电阻R2接高电压VB。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于安徽状元郎电子科技有限公司,未经安徽状元郎电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201220200919.1/,转载请声明来源钻瓜专利网。
- 上一篇:拉链袋的自动收集装置
- 下一篇:平口袋制袋机





