[发明专利]集总式8X8低延迟高带宽交叉点缓存队列片上路由器有效

专利信息
申请号: 201210555818.0 申请日: 2012-12-20
公开(公告)号: CN103166863A 公开(公告)日: 2013-06-19
发明(设计)人: 毕卓;王镇;张莹;徐云川;孔维利 申请(专利权)人: 上海大学
主分类号: H04L12/771 分类号: H04L12/771
代理公司: 上海上大专利事务所(普通合伙) 31205 代理人: 何文欣
地址: 200444*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及一种集总式8X8低延迟高带宽交叉点缓存队列片上路由器,其目的是为了解决传统路由器中实时闭环的限制,提高性能。它主要采用了三种部件构成:判决模块、FIFO队列缓冲、输出模块。每个输入端口都有一个判决模块,每个输出端口上有1个输出模块、每个交叉点处有个FIFO缓冲队列。有效数据输入时,数据首先进去判决模块进行判决,判决输出端口,同时向相应的输出模块发送请求信号,等待输出模块仲裁结果。一个时钟周期后,若收到相应的响应信号,则直接通过选择器与三态门发送至数据总线,若没有接受到响应信号,则将数据通过选择器根据判决后的控制信号送至响应交叉点的FIFO缓冲队列中,等待响应信号后再发送。
搜索关键词: 集总式 x8 延迟 带宽 交叉点 缓存 队列 路由器
【主权项】:
一种集总式8X8低延迟高带宽交叉点缓存队列片上路由器,包括判决模块(1)、FIFO缓冲队列(2)、输出模块(3)。其特征是:每个输入端口都有一个判决模块(1),每个输出端口上有1个输出模块(3)、每个交叉点处有个FIFO缓冲队列(2);有效数据输入时,数据首先进去判决模块进行判决(1),判决输出端口,同时向相应的输出模块(3)发送请求信号,等待输出模块(3)仲裁结果;一个时钟周期后,若收到相应的响应信号,则直接通过选择器与三态门发送至数据总线,若没有接受到响应信号,则将数据通过选择器根据判决后的控制信号送至响应交叉点的FIFO缓冲队列中,等待响应信号后再发送。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海大学,未经上海大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201210555818.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top