[发明专利]抗辐射SRAM时序控制电路及时序处理方法有效

专利信息
申请号: 201210296626.2 申请日: 2012-08-20
公开(公告)号: CN102855927A 公开(公告)日: 2013-01-02
发明(设计)人: 魏晓敏;高德远;魏廷存;陈楠;高武;郑然;王佳;胡永才 申请(专利权)人: 西北工业大学
主分类号: G11C11/413 分类号: G11C11/413
代理公司: 西北工业大学专利中心 61204 代理人: 王鲜凯
地址: 710072 *** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种抗辐射SRAM时序控制电路及时序处理方法,用于解决现有抗辐射SRAM时序控制电路在辐射环境下可靠性差的技术问题。技术方案是在存储器阵列中增加一行一列存储单元来跟踪存储器关键信号线包括字线和位线的状态,每次存储器读写操作都选中跟踪单元的行和列,将跟踪单元的字线和位线的状态反馈给时序控制单元。时序控制单元依据反馈信号及输入时钟产生SRAM的内部时序控制信号,实现数据的写入和读出。由于采用存储单元跟踪技术,整个时序完全依赖于存储器自身的速度变化自动调节。基于SRAM时序控制电路的时序处理方法使得SRAM在受辐射影响内部电路工作速度的情况下仍然能够产生正确的时序信号,避免了误操作。
搜索关键词: 辐射 sram 时序 控制电路 处理 方法
【主权项】:
一种抗辐射SRAM时序控制电路,包括存储器阵列,其特征在于还包括一行和一列跟踪存储单元,一行跟踪存储单元连接跟踪字线LWL_TRACK,一列跟踪存储单元连接跟踪位线BL_TRACK和BLB_TRACK;任意一行字线有效时,跟踪字线LWL_TRACK同时有效;当任意选中的存储单元进行读写操作时,跟踪列上对应的存储单元也会同时执行读写操作;在向存储阵列写数据时,跟踪列上固定写入数据0,否则需要同时检测0和1两种状态;当跟踪列输出数据DO_TRACK为0时,认为数据已写至位线,如果此时跟踪字线LWL_TRACK为1,则数据写入存储单元;在从存储阵列读数时,跟踪列输出DO_TRACK为0时,则认为实际要读出的存储单元的数据已经稳定并可以进行锁存操作。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西北工业大学,未经西北工业大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201210296626.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top