[发明专利]浮点加法器有效

专利信息
申请号: 201210229706.6 申请日: 2012-06-29
公开(公告)号: CN102855117B 公开(公告)日: 2017-04-12
发明(设计)人: 卓恩·尼斯塔德 申请(专利权)人: ARM有限公司
主分类号: G06F7/485 分类号: G06F7/485
代理公司: 北京东方亿思知识产权代理有限责任公司11258 代理人: 李晓冬
地址: 英国*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要: 本公开涉及一种浮点加法器。浮点加法器电路(16),(18),(20)被提供有远路径电路(18)和近路径电路(20)。远路径电路利用尾随零TZ的计数和输入操作数指数的差值来形成相应的后缀值,该后缀值与输入加数的尾数串接并且当被求和时用于生成代替传统被计算的粘滞位的进位。在近路径内,最小值电路(46)被用于计算在相减中产生的中间尾数的前导零计数与输入操作数指数值的较大值中的较低值,以使得被应用于中间尾数值的左移位不会由于所应用的去除前导零的左移位太大并且因此对应于不能被有效表示的指数,而产生无效的浮点结果。
搜索关键词: 浮点 加法器
【主权项】:
一种浮点加法器电路,用于将第一浮点数与第二浮点数相加,所述第一浮点数具有指数值EA和尾数值MA,所述第二浮点数具有指数值EB和尾数值MB,并且EA大于或等于EB,所述浮点加法器电路包括:远路径电路,被配置为当所述第一浮点数和所述第二浮点数匹配至少一个预定的远路径条件时生成结果浮点值,所述远路径电路具有:尾随零计数电路,被配置为确定与在从MB的最低有效位端开始MB的最低有效(EA‑EB)位内的尾随零值的游程相对应的尾随零值TZ;以及远路径加法器,被配置为将第一加数值与第二加数值相加,所述第一加数值包括MA与第一后缀值串接,所述第二加数值包括不带其(EA‑EB)最低有效位的MB与第二后缀值串接;其中所述第一后缀值和所述第二后缀值依赖于TZ和(EA‑EB)中相应的一个而形成。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于ARM有限公司,未经ARM有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201210229706.6/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top