[发明专利]基于多核DSP平台的FFT并行方法无效

专利信息
申请号: 201210218588.9 申请日: 2012-06-28
公开(公告)号: CN102799564A 公开(公告)日: 2012-11-28
发明(设计)人: 王坚;李玉柏;薛姗姗 申请(专利权)人: 电子科技大学
主分类号: G06F17/14 分类号: G06F17/14
代理公司: 电子科技大学专利中心 51203 代理人: 李明光
地址: 611731 四川省成*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供一种基于多核DSP平台的FFT并行方法,包括:由主处理器将需FFT变换的原始N点数据均匀分配到所有P个处理器上;各个处理器上进行N/P点的子FFT变换,得到原始N点前log2(N/P)级FFT变换结果;之后处理器间的数据交互,完成原始N点的第log2(N/P)阶到第log2 N-1阶的FFT变换;本发明在数据交互过程中,利用处理器编号是否满足i%t=i%(2t)作为选择处理器交互对像的标准,能够保证处理器之间的通信距离最低,提高运算效率。
搜索关键词: 基于 多核 dsp 平台 fft 并行 方法
【主权项】:
基于多核DSP平台的FFT并行方法,其特征在于,包括以下步骤:预处理步骤:由主处理器将需FFT变换的原始N点数据进行比特反转,再把反转后的数据均匀分配到所有处理器上,处理器的个数为P,处理器编号为num,num的取值为0至P‑1,每个处理器得到N/P个数据;子FFT变换步骤:各个处理器上进行N/P点的子FFT变换,得到原始N点前log2(N/P)级FFT变换结果;处理器间的数据交互步骤:1)各处理器初始设置数据交互变量j,j=log2(P)+1;2)各处理器进行部分原始N点的第log2(N/P)阶到第log2 N‑1阶的FFT变换,确定迭代蝶形运算的当前阶数e的初值为0,终值为log2 P‑1,循环步长为1;3)各处理器计算数据交互变量t、j、v,t=2e,j=j‑1,v=2j;4)各处理器判断本处理器编号当前是否满足i%t=i%(2t),i=num,如是,进入步骤5,如否,进入步骤6;5)处理器i和处理器(i+P/v)之间交互N/2P位数据,并进行当前第e阶的蝶形运算,之后进入步骤7;6)处理器i和处理器(i‑P/v)之间交互另外的N/2P位数据,并进行当前第e阶的蝶形运算,之后进入步骤8;7)处理器i将运算结果中的与交互数据位置相应的N/2P位数据发送至处理器(i+P/v);当前e小于终值log2 P‑1时,返回步骤2,当前e等于终值log2 P‑1时,进入数据汇聚步骤;8)处理器i将运算结果中与交互数据位置相应的N/2P位数据发送至处理器(i‑P/v),当前e小于终值log2 P‑1时,返回步骤2,当前e等于终值log2 P‑1时,进入数据汇聚步骤;数据汇聚步骤:各处理器将第0位至第N/P‑1位数据发送到主处理器单元。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201210218588.9/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top