[发明专利]一种用于计算机硬件系列课程的实验装置无效
| 申请号: | 201210195112.8 | 申请日: | 2012-06-13 |
| 公开(公告)号: | CN102831805A | 公开(公告)日: | 2012-12-19 |
| 发明(设计)人: | 李山山;刘卫东;刘亚楠 | 申请(专利权)人: | 清华大学 |
| 主分类号: | G09B23/18 | 分类号: | G09B23/18 |
| 代理公司: | 北京聿宏知识产权代理有限公司 11372 | 代理人: | 吴大建;刘华联 |
| 地址: | 100084 北京市海淀区1*** | 国省代码: | 北京;11 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本发明公开了一种向用于计算机硬件系列课程的实验装置,其包括:用于下载实验需要的硬件代码和实验测试程序的下载电路;用于根据所述硬件代码配置逻辑功能从而执行所述实验测试程序的实验核心模块和扩展模块;通过数据总线、地址总线以及读写控制线与所述实验核心模块相连的存储器,其用于存储所述实验测试程序、所述硬件代码和数据;以及用于与外部进行通信的通信接口电路,其中,所述实验核心模块为现场可编程门阵列元件FPGA,所述扩展模块(为复杂可编程逻辑器件CPLD。本发明的实验装置可以根据实验内容很灵活地进行配置,因此实验内容丰富,不仅可以实现部件实验,也可进行关于计算机硬件系列组成的系统性实验。 | ||
| 搜索关键词: | 一种 用于 计算机硬件 系列 课程 实验 装置 | ||
【主权项】:
一种用于计算机硬件系列课程的实验装置,包括:用于下载实验需要的硬件代码和实验测试程序的下载电路(109);用于根据所述硬件代码配置逻辑功能从而执行所述实验测试程序的实验核心模块(101)和扩展模块(102);通过数据总线、地址总线以及读写控制线与所述实验核心模块(101)相连的存储器(103,104,105),其用于存储所述实验测试程序、所述硬件代码和数据;以及用于与外部进行通信的通信接口电路(106,110),其中,所述实验核心模块(101)为现场可编程门阵列元件FPGA,所述扩展模块(102)为复杂可编程逻辑器件CPLD。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于清华大学,未经清华大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201210195112.8/,转载请声明来源钻瓜专利网。





