[发明专利]具有容错架构的微处理器系统有效
| 申请号: | 201180055658.7 | 申请日: | 2011-11-18 |
| 公开(公告)号: | CN103262045A | 公开(公告)日: | 2013-08-21 |
| 发明(设计)人: | K·沙德;P·齐默希特-哈尔比希;A·海泽 | 申请(专利权)人: | 大陆-特韦斯贸易合伙股份公司及两合公司 |
| 主分类号: | G06F11/16 | 分类号: | G06F11/16;G06F11/14 |
| 代理公司: | 北京市中咨律师事务所 11247 | 代理人: | 杨晓光;于静 |
| 地址: | 德国法*** | 国省代码: | 德国;DE |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本发明涉及微处理器系统(MCUSA),其用于执行软件模块,所述软件模块中的至少一些在分配给软件模块的控制功能或任务的范围内是关键安全性的,包括具有至少两个微处理器核心(CPUi)的本质上安全的微处理器模块(HWSAi)。根据本发明,提供至少一个另一具有至少两个微处理器核心(CPU1,CPU2;CPU3,CPU4)的本质上安全的微处理器模块(HWSAi,i=1,…n),其中所述至少两个微处理器模块(HWSA1,HWSA2)经由总线系统(B)连接,提供至少两个执行至少部分重叠的功能的软件模块,具有至少部分重叠的功能的所述软件模块分布在微处理器模块(HWSA1,HWSA2)上或者分布在至少两个微处理器模块(HWSA1,HWSA2)上,以及提供用于针对相同功能比较和/或裁定所述软件模块产生的事件的装置,以便检测软件和/或硬件故障。 | ||
| 搜索关键词: | 具有 容错 架构 微处理器 系统 | ||
【主权项】:
一种微处理器系统(MCUSA),用于作为与至少部分关键安全性的软件模块相关联的功能或任务的控制和/或调节的一部分来执行所述软件模块,该微处理器系统包括至少一个具有至少两个微处理器核心(CPUi)的固有安全微处理器模块(HWSAi),其特征在于‑提供至少一个另外的具有至少两个微处理器核心(CPU1,CPU2;CPU3,CPU4)的固有安全微处理器模块(HWSAi,i=1,...n),其中所述至少两个微处理器模块(HWSA1,HWSA2)通过总线系统(B)连接,‑提供至少两个执行至少部分重叠的功能的软件模块,‑具有至少部分重叠的功能的这些软件模块分布在微处理器模块(HWSA1,HWSA2)上或者分布在至少两个微处理器模块(HWSA1,HWSA2)上,以及‑提供用于针对相同功能比较和/或裁定所述软件模块产生的结果的装置,以便识别软件和/或硬件故障。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于大陆-特韦斯贸易合伙股份公司及两合公司,未经大陆-特韦斯贸易合伙股份公司及两合公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201180055658.7/,转载请声明来源钻瓜专利网。





