[发明专利]一种电路板测试系统有效

专利信息
申请号: 201110457571.4 申请日: 2011-12-30
公开(公告)号: CN102520339A 公开(公告)日: 2012-06-27
发明(设计)人: 徐煜明;徐斐;韩雁;李春光 申请(专利权)人: 常州工学院
主分类号: G01R31/28 分类号: G01R31/28
代理公司: 常州市江海阳光知识产权代理有限公司 32214 代理人: 汤志和
地址: 213011 江苏*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及设于接触式电路板测试系统,其包括:计算机接口,与计算机接口相连的第一、第二FPGA电路,与第一、第二FPGA电路的控制信号输出端相连的至少包含一个由两组对管电路组成的三极管开关阵列电路;所述的对管电路包括一个PNP型和NPN型三极管,该PNP型和NPN型三极管的集电极相连;本发明测试结点数多,并且FGPA电路具有很好的扩展性,能快速找出有效基准测试点,得到以该点为基础的结点网络,抗干扰能力强,不会因为漏电流或者漏电压影响结点网络的伏安关系。
搜索关键词: 一种 电路板 测试 系统
【主权项】:
一种接触式电路板测试系统,其特征在于包括:与计算机接口(M0)相连的第一、第二FPGA电路(M4、M5),与第一、第二FPGA电路(M4、M5)的控制信号输出端相连的至少包含一个由两组对管电路组成的三极管开关阵列电路;所述的对管电路包括一个PNP型和NPN型三极管,该PNP型和NPN型三极管的集电极相连;所述的三极管阵列电路中的各PNP型三极管的发射极相连形成第一公共点(GND1),该三极管阵列电路中的各NPN型三极管的发射极相连形成第二公共点(GND2);各对管电路中的PNP型和NPN型三极管的集电极相连端为测试结点(J);第一FPGA电路(M4)的各控制信号输出端与所述的三极管阵列电路中的各PNP型三极管的基极一一对应相连,第二FPGA电路(M5)的各控制信号输出端与所述的三极管阵列电路中的各NPN型三极管的基极一一对应相连;第一FPGA电路(M4)连接有第一主电源(VCC3、GND3)、用于控制所述第一FPGA电路(M4)的各控制信号输出端的输出电压的第一控制输出电源(VCC5、GND5);第二FPGA电路(M5)连接有第二主电源(VCC2、GND2)、用于控制所述第二FPGA电路(M5)的各控制信号输出端的输出电压的第二控制输出电源(VCC4、GND4);所述的第一FPGA电路(M4)的第一控制输出电源的正极(VCC5)与所述第一公共点(GND1)相连,所述的第二FPGA电路(M5)的第二控制输出电源的接地点(GND4)与所述第二公共点(GND2)相连;所述第一公共点(GND1)还与一受控电流源的输出端相连、第二公共点(GND2)与所述受控电流源的输入端相连。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于常州工学院,未经常州工学院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201110457571.4/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top