[发明专利]一种指令缓存系统及其取指方法有效
| 申请号: | 201110445531.8 | 申请日: | 2011-12-27 |
| 公开(公告)号: | CN102541510A | 公开(公告)日: | 2012-07-04 |
| 发明(设计)人: | 陈弟虎;粟涛;叶靖文;陈俊锐 | 申请(专利权)人: | 中山大学 |
| 主分类号: | G06F9/30 | 分类号: | G06F9/30;G06F9/38 |
| 代理公司: | 广州新诺专利商标事务所有限公司 44100 | 代理人: | 张玲春 |
| 地址: | 510275 广东*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本发明公开了一种指令缓存系统及其取指方法。该指令缓存系统包括微处理器、系统控制协处理器、内存管理单元(MMU),MMU通过总线与内存或外部存储器建立连接,该系统中还设有零级缓存(L0)和一级缓存(L1),L0包括两个存储块,每个存储块设有标签值,并分别存储四条指令。本发明采用L0代替流水线中的取指令模块,通过两个存储块交替运行,最大限度地提高取指速度,实现指令预取功能。采用比较器对存储块标签值进行比较,实现自动检测填充指令。L0与L1或内存之间一次可传输四条指令,减少MMU、L1和内存的访问次数,并提高了指令获取速率,降低系统功耗。 | ||
| 搜索关键词: | 一种 指令 缓存 系统 及其 方法 | ||
【主权项】:
一种指令缓存系统,包括微处理器、系统控制协处理器、内存管理单元,该微处理器与系统控制协处理器、微处理器与内存管理单元、以及系统控制协处理器与内存管理单元之间分别建立连接,以进行指令的存取控制及处理,内存管理单元通过总线与内存或外部存储器建立连接,其特征在于:所述微处理器中还设有零级缓存,其包括两个存储块,每个存储块中分别存储四条指令,且每个存储块设有标签值。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中山大学,未经中山大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201110445531.8/,转载请声明来源钻瓜专利网。





