[发明专利]一种降低固态存储系统响应时间的方法无效

专利信息
申请号: 201110148056.8 申请日: 2011-06-02
公开(公告)号: CN102354527A 公开(公告)日: 2012-02-15
发明(设计)人: 钟浩;张彤 申请(专利权)人: 钟浩
主分类号: G11C16/26 分类号: G11C16/26;G11C29/14
代理公司: 西安智大知识产权代理事务所 61215 代理人: 贾玉健
地址: 200129 上海市浦*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种降低固态存储系统响应时间的方法,通过将检错码编码及数据传输操作提前,与解码结果校验并行执行,加上提出错误注入控制模块的方法,当纠错码解码结果校验操作发现纠错码解码结果有误时,固态存储系统控制器立即将检错码编码输出的数据流中一个或多个比特进行错误翻转,主机就会自动丢弃整帧数据并要求固态存储系统重新发送此数据帧。避免了现有的延长固态存储系统的响应时间和降低固态存储系统的响应速度的缺陷,非常有效地降低了固态存储系统数据读取操作的响应时间。
搜索关键词: 一种 降低 固态 存储系统 响应 时间 方法
【主权项】:
一种降低固态存储系统响应时间的方法,其特征在于:首先固态存储系统控制器将读自闪存的每帧用户数据读入其内的纠错码解码器,纠错码解码器对该帧用户数据进行纠错码解码操作,纠错码解码操作完成后得到了纠错码解码数据,接着将该纠错码解码数据同时并行输入固态存储系统控制器内的解码结果校验器和检错码编码及数据传输器,一方面纠错码解码数据由解码结果校验器进行解码结果校验操作,经解码结果校验操作所获得的解码结果实时传输至固态存储系统控制器内的错误注入控制模块;另一方面纠错码解码数据由检错码编码及数据传输器先进行检错码编码,得到编码后数据,这时如果传输至错误注入控制模块所述的编码后的解码结果是发现错误,错误注入控制模块控制检错码编码及数据传输器将编码后数据中一个以上的比特进行错误翻转,将该进行错误翻转后的结果通过数据传输接口进行数据输出发送到主机,如果传输至错误注入控制模块所述的编码后的解码结果是未发现错误,错误注入控制模块控制检错码编码及数据传输器将编码后数据直接通过数据传输接口进行数据输出发送到主机,随后主机对接收到的数据启动检错码校验,如果在校验过程中发现错误,就丢弃接收到的数据并要求固态存储系统控制器重新发送所述的该帧用户数据,如果在校验完毕时未发现错误,就接收此接收到的数据。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于钟浩,未经钟浩许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201110148056.8/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top