[发明专利]一种新型数据流DSP中信号处理硬件的控制器结构无效

专利信息
申请号: 201110046745.8 申请日: 2011-02-25
公开(公告)号: CN102650860A 公开(公告)日: 2012-08-29
发明(设计)人: 李涛;刘镇弢;蒋林;韩俊刚;杜慧敏 申请(专利权)人: 西安邮电学院
主分类号: G05B19/05 分类号: G05B19/05
代理公司: 暂无信息 代理人: 暂无信息
地址: 710121 陕西*** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种新型数据流DSP中信号处理硬件的控制器结构,主要是由算数逻辑扩展自动机(algorithmic FSM)构成的输入输出控制群,由扩展自动机单元构成,状态转移的条件可以是算数逻辑表达式,输出也是算数逻辑表达式的结果。扩展自动机单元包括:1)所有的选择器,(2)所有的运算器(OP1,…,OPn),(3)所有的比较器(CMP1,…,CMPk),(4)逻辑运算器。这些单元都是可重构的。这种自动机单元是专门为底层的硬件编程而设计的,并针对典型的图像和视频处理算法做了优化设计。具有极高的执行效率。
搜索关键词: 一种 新型 数据流 dsp 信号 处理 硬件 控制器 结构
【主权项】:
一种可重组细胞阵列机的由算数逻辑扩展自动机(FSM)构成的输入输出控制单元结构。扩展自动机的输入由算数和逻辑表达式组成,输出可以是算数和逻辑值,内部状态可以是逻辑和数字值。包括图1所示的由选择器,运算器(OP1,…,OPn),比较器(CMP1,…,CMPk),逻辑运算器(Boolean logic)组成的自动机单元结构。其特征在于:1)所有的选择器,所有的运算器(OP1,…,OPn),所有的比较器(CMP1,…,CMPk),所有逻辑运算器都是可重构的。2)运算器都是同构的,每个运算器可以实现加、减、求负、移位、直通等各种操作。算子长度可以为8、16和24位。每个运算器的操作由其重构寄存器控制。3)比较器也都是同构的,每个比较器可以实现大于、小于、等于、不等、大于等于、小于等于的比较。每个比较器也是由其重构寄存器控制。4)逻辑运算器可实现输入信号的所有各种逻辑组合。使用积之和(sum‑of‑product)结构。每个逻辑输入都有正反两个值。下一状态也由逻辑运算器产生。逻辑运算器的输出也用来控制内部数值变量的存储。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安邮电学院,未经西安邮电学院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201110046745.8/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top