[发明专利]用于非易失性存储器的优化页编程顺序有效
申请号: | 201080030581.3 | 申请日: | 2010-06-08 |
公开(公告)号: | CN102549672A | 公开(公告)日: | 2012-07-04 |
发明(设计)人: | 史蒂文·斯普劳斯;黄一超;克里斯·阿维拉;黄建明;埃米利奥·耶罗 | 申请(专利权)人: | 桑迪士克技术有限公司 |
主分类号: | G11C11/56 | 分类号: | G11C11/56 |
代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 陈炜;李德山 |
地址: | 美国德*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 在非易失性存储系统中的编程数据传输处理期间,数据记录单位从主机传输到诸如存储器卡的存储器设备。对于每个记录单位,数据页按一定顺序布置,以使得在花费较少时间来写入的页之前提供花费较长时间写入存储器设备的存储器阵列的页。由于发生更大程度的并行处理,因此减少了记录单位的总编程时间。在花费较长时间来编程的页正被编程到存储器阵列的同时,花费较少时间来编程的页被传输到存储器设备。在完成编程之后,存储器设备以信号通知主机传输下一记录单位。数据页可包括下部页、中间页以及上部页。 | ||
搜索关键词: | 用于 非易失性存储器 优化 编程 顺序 | ||
【主权项】:
一种用于操作非易失性存储系统的方法,包括:从主机(155)接收承载在页数据记录单位(RU4,RU5)中的第一数据逻辑页(M2,U1);在缓冲器(616)中对所接收的第一数据逻辑页进行缓冲;将所述第一数据逻辑页从所述缓冲器传输到存储器阵列(105,622);在接收并缓冲所述第一数据逻辑页之后,从所述主机接收承载在所述页数据记录单位中的第二数据逻辑页(L3,M3),以及在所述缓冲器中对所述第二数据逻辑页进行缓冲;使用从所述缓冲器传输的所述第一数据逻辑页对所述存储器阵列进行编程,所述编程与在所述缓冲器中对所接收的第二数据逻辑页进行缓冲同时地进行;将所述第二数据逻辑页从所述缓冲器传输到所述存储器阵列;以及使用从所述缓冲器传输的所述第二数据逻辑页对所述存储器阵列进行编程,与所述第二数据逻辑页相比,所述第一数据逻辑页花费更长时间来编程。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于桑迪士克技术有限公司,未经桑迪士克技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201080030581.3/,转载请声明来源钻瓜专利网。
- 上一篇:现场可编程门阵列的动态加载系统
- 下一篇:一种自动避障的太阳能小车