[实用新型]一种模式可动态配置的图像高斯滤波的实现装置无效

专利信息
申请号: 201020642826.5 申请日: 2010-12-04
公开(公告)号: CN201887850U 公开(公告)日: 2011-06-29
发明(设计)人: 杨光宇;佟新鑫;栗霄峰;王玉良;宫俊玲 申请(专利权)人: 中国科学院沈阳自动化研究所
主分类号: H04N5/21 分类号: H04N5/21;H04N5/213
代理公司: 沈阳科苑专利商标代理有限公司 21002 代理人: 李晓光
地址: 110016 辽*** 国省代码: 辽宁;21
权利要求书: 查看更多 说明书: 查看更多
摘要: 实用新型涉及一种模式可动态配置的图像高斯滤波的实现装置,包括:电源管理单元,其电源输出端与装置中各个器件的工作电源端相连;时钟管理单元,其时钟信号输出端与FPGA、视频解码器及视频编码器的时钟输入端相连;复位管理单元,其复位信号输出端与FPGA、视频解码器以视频编码器的复位信号输入端相连;视频解码器,其输出端与FPGA的数据输入端以及行场同步信号输入端相连;视频编码器,输入端与FPGA的数据输出端相连;FLASH存储器,其输出端与FPGA数据输入端相连;本实用新型使用方式灵活减小了开发的难度,缩短了开发周期,使得较大尺寸的高斯滤波得以在工程中有效地实现,增强了高斯滤波在工程中的实用性。
搜索关键词: 一种 模式 动态 配置 图像 滤波 实现 装置
【主权项】:
一种模式可动态配置的图像高斯滤波方法的实现装置,其特征在于:以FPGA为核心,完成模式可动态配置的图像高斯滤波,包括:电源管理单元,其电源输出端与装置中各个器件的工作电源端相连;时钟管理单元,其时钟信号输出端与FPGA、视频解码器及视频编码器的时钟输入端相连;复位管理单元,其复位信号输出端与FPGA、视频解码器以视频编码器的复位信号输入端相连;视频解码器,其输出端与FPGA的数据输入端以及行场同步信号输入端相连;视频编码器,输入端与FPGA的数据输出端相连;FLASH存储器,其输出端与FPGA数据输入端相连。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院沈阳自动化研究所,未经中国科学院沈阳自动化研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201020642826.5/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top