[发明专利]基于多FPGA的波束形成器输出数据带宽控制装置有效
申请号: | 201010594918.5 | 申请日: | 2010-12-17 |
公开(公告)号: | CN102129069A | 公开(公告)日: | 2011-07-20 |
发明(设计)人: | 陈耀武;田翔;蒋荣欣 | 申请(专利权)人: | 浙江大学 |
主分类号: | G01S7/52 | 分类号: | G01S7/52 |
代理公司: | 杭州天勤知识产权代理有限公司 33224 | 代理人: | 胡红娟 |
地址: | 310027 浙*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于多FPGA的波束形成器输出数据带宽控制装置,包括N个位于信号处理FPGA单元中的初级带宽控制单元、一个数据接口FPGA、一个通讯处理器。该带宽控制装置通过在数据接口FPGA和每个信号处理FPGA单元内部各设置一个带宽控制模块进行两级带宽控制,不仅保证了整个波束形成器输出数据的最终带宽被控制在系统设定值,而且在波束形成器由多个并行处理FPGA单元组成的情况下,仍然能够保留有效的波束形成结果,实现带宽在整个探测范围内的合理分配。 | ||
搜索关键词: | 基于 fpga 波束 形成 输出 数据 带宽 控制 装置 | ||
【主权项】:
一种基于多FPGA的波束形成器输出数据带宽控制装置,其特征在于,包括:N个初级带宽控制单元,位于N个信号处理FPGA单元中,与N个并行波束形成计算模块一一对应,用于分别对每个并行波束形成计算模块输出的波束形成结果进行带宽控制,得到在系统带宽允许量以内的有效波束形成结果数据,并发送到数据接口FPGA单元;一个数据接口FPGA单元,为次级带宽控制单元,用于从N个信号处理FPGA单元中接收所述的有效波束形成结果数据,并对接收到的有效波束形成结果数据进行带宽控制,将数据总量控制在系统设定的带宽以内,得到在系统带宽允许量以内的最优波束形成结果数据,作为整个波束形成器输出最终数据,并传输到通讯处理器;一个通讯处理器,用于通过自身的标准数据读写接口,从数据接口FPGA单元读取整个波束形成器输出最终数据,并传输或存储到后续处理设备。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浙江大学,未经浙江大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201010594918.5/,转载请声明来源钻瓜专利网。