[发明专利]基于FPGA实现的PS2协议逻辑分析仪无效
| 申请号: | 201010275962.X | 申请日: | 2010-09-09 |
| 公开(公告)号: | CN101937416A | 公开(公告)日: | 2011-01-05 |
| 发明(设计)人: | 张周平;江猛 | 申请(专利权)人: | 苏州华芯微电子股份有限公司 |
| 主分类号: | G06F13/42 | 分类号: | G06F13/42 |
| 代理公司: | 北京华夏博通专利事务所 11264 | 代理人: | 孙东风 |
| 地址: | 215011 江*** | 国省代码: | 江苏;32 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本发明涉及一种基于FPGA实现的PS2协议逻辑分析仪,其包括采样模块,发送模块以及时钟管理模块;采样模块采样PS2数据,且每成功完成一帧的解析,即通知发送模块,同时把解析的数据存入缓冲寄存器;发送模块在收到通知后,从缓存寄存器中读入数据,最终经UART协议发送给上位机;时钟管理模块对晶振源进行分频,得到所需的UART时钟。本发明可以方便,且更为快速准确的对PS2的上行和下行通信数据进行截获分析,从而加快基于PS2协议的产品开发,且接口层定义简单清晰,因此可以非常方便的挂接到大的FPGA系统上去,实现更复杂的分析。 | ||
| 搜索关键词: | 基于 fpga 实现 ps2 协议 逻辑 分析 | ||
【主权项】:
一种基于FPGA实现的PS2协议逻辑分析仪,其特征在于:所述分析仪包括采样模块,发送模块以及时钟管理模块;采样模块采样PS2数据,且每成功完成一帧的解析,即通知发送模块,同时把解析的数据存入缓冲寄存器;发送模块在收到通知后,从缓存寄存器中读入数据,最终经UART协议发送给上位机;时钟管理模块对晶振源进行分频,得到所需的UART时钟。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州华芯微电子股份有限公司,未经苏州华芯微电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201010275962.X/,转载请声明来源钻瓜专利网。
- 上一篇:压水堆核电站用核二级泵余热排出泵
- 下一篇:一种图形书写输入的方法和装置





