[发明专利]非循序执行的微处理器及其操作方法有效
申请号: | 201010185555.X | 申请日: | 2010-05-19 |
公开(公告)号: | CN101853150A | 公开(公告)日: | 2010-10-06 |
发明(设计)人: | 马修·D·戴;罗德尼·E·虎克 | 申请(专利权)人: | 威盛电子股份有限公司 |
主分类号: | G06F9/38 | 分类号: | G06F9/38 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 钱大勇 |
地址: | 中国台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种非循序执行微处理器,用以减少因储存碰撞而重新执行加载指令的可能性,包括:第一队列存储器,包括多个项目;一第二队列存储器,包括多个项目;以及暂存器别名表,耦接于上述第一和第二队列存储器,暂存器别名表用以依据循序排列的多个指令以产生多个相依性,以便决定上述指令何时能够非循序执行,其中暂存器别名表用以指派上述第一队列存储器的一项目,并在所指派的项目中填入上述加载指令的一指令指针;指派上述第二队列存储器的一项目,并在所指派的项目中填入一相依性;以及使得上述后续执行的加载指令共享上述相依性,上述相依性用以识别上述第二队列存储器的上述所指派项目中上述储存指令为了其储存数据所依附的上述指令。 | ||
搜索关键词: | 循序 执行 微处理器 及其 操作方法 | ||
【主权项】:
一种非循序执行微处理器,用以减少因储存碰撞而重新执行加载指令的可能性,包括:一第一队列存储器,包括多个项目;一第二队列存储器,包括多个项目;以及一暂存器别名表,耦接于上述第一和第二队列存储器,上述暂存器别名表用以依据循序排列的多个指令以产生多个相依性,以便决定上述指令何时能够非循序执行,其中上述暂存器别名表用以:当上述暂存器别名表判断出一加载指令必须被重新执行时,则指派上述第一队列存储器的一项目,并在所指派的项目中填入上述加载指令的一指令指针;当上述暂存器别名表遇到一储存指令时,指派上述第二队列存储器的一项目,并在所指派的项目中填入一相依性,而上述相依性用以识别上述储存指令为了其储存数据所依附的一指令;以及当上述暂存器别名表遇到上述加载指令被后续执行且判断上述后续执行的加载指令的指令指针符合于上述第一队列存储器的上述所指派的项目的指令指针时,使得上述后续执行的加载指令共享上述相依性,上述相依性用以识别上述第二队列存储器的上述所指派项目中上述储存指令为了其储存数据所依附的上述指令。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于威盛电子股份有限公司,未经威盛电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201010185555.X/,转载请声明来源钻瓜专利网。
- 上一篇:管芯上系统结构块的控制
- 下一篇:投影型图像显示设备和投影光学系统