[发明专利]射频识别阅读器的数字基带系统的编码模块有效
申请号: | 201010126281.7 | 申请日: | 2010-03-17 |
公开(公告)号: | CN101814921A | 公开(公告)日: | 2010-08-25 |
发明(设计)人: | 刘静;顾彬;陈亦灏;张润曦;赖宗声;李小进;田应洪 | 申请(专利权)人: | 华东师范大学 |
主分类号: | H03M5/10 | 分类号: | H03M5/10;H04L25/02;G06K7/00 |
代理公司: | 上海蓝迪专利事务所 31215 | 代理人: | 徐筱梅;张翔 |
地址: | 200241 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种射频识别阅读器的数字基带系统的编码模块,属于超高频射频识别集成电路设计技术领域,该模块包括时钟产生单元、RAM缓冲单元和同步编码单元,时钟产生单元生成各模块所需时钟,RAM缓冲单元由一个1bit x256的异步双端口RAM组成,用于缓冲数据;同步编码单元集成了PIE编码器以及前同步码/帧同步码选择器。数据从校验模块通过RAM缓冲单元,到达同步编码单元,完成编码后输出。本发明将编码单元和同步码选择集成在一个模块中,从而使射频识别阅读器的编码模块节省了硬件资源,提高了系统的运行效率,兼容性强,可应用于超高频射频识别阅读器中。 | ||
搜索关键词: | 射频 识别 阅读器 数字 基带 系统 编码 模块 | ||
【主权项】:
一种射频识别阅读器数字基带系统的编码模块,其特征在于该模块包括:时钟产生器单元,用于产生所需的不同频率的时钟;随机存取存储器缓冲单元,用于对输入数据的缓冲处理,根据所选用的时钟频率,将输入数据以不同的速率输出;脉冲间隔同步编码单元,用于对输入数据进行编码,在对输入数据进行编码的过程中加入前同步码/帧同步码并实现输出。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华东师范大学,未经华东师范大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201010126281.7/,转载请声明来源钻瓜专利网。
- 上一篇:确定传输时间段和数据传输的方法、系统及装置
- 下一篇:锁相环双通路有源滤波器