[发明专利]用于显示图像的半导体集成电路无效
| 申请号: | 201010125971.0 | 申请日: | 2010-02-25 |
| 公开(公告)号: | CN101996550A | 公开(公告)日: | 2011-03-30 |
| 发明(设计)人: | 古泽敏行;根本仁志;大井川功;福田齐之;藤冈裕之;森安纪之 | 申请(专利权)人: | 株式会社东芝 |
| 主分类号: | G09G3/20 | 分类号: | G09G3/20 |
| 代理公司: | 永新专利商标代理有限公司 72002 | 代理人: | 许玉顺;胡建新 |
| 地址: | 日本*** | 国省代码: | 日本;JP |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本发明涉及用于显示图像的半导体集成电路。具备通常总线和具有与通常总线相同的位宽的扩展总线。帧存储器具有与通常总线的位数的整数倍相当的存储器宽度。行缓冲器具有存储像素数据的多个行区域。行缓冲器写入控制部控制像素数据向行缓冲器的写入方向。行缓冲器读出控制部读出像素数据,选择性地向通常总线及扩展总线输出。帧存储器写入目的地控制部对得到的像素数据向帧存储器的写入目的地进行控制。地址控制部控制帧存储器的写入地址。根据图像旋转指示信号,行缓冲器写入控制部控制向行缓冲器的写入方向。行缓冲器读出控制部控制向通常总线及扩展总线分开输出像素数据,并且帧存储器写入目的地控制部控制像素数据向帧存储器的写入目的地。 | ||
| 搜索关键词: | 用于 显示 图像 半导体 集成电路 | ||
【主权项】:
一种半导体集成电路,其特征在于,具有:通常总线;扩展总线,具有与所述通常总线相同的位宽;帧存储器,具有与所述通常总线的位数的整数倍相当的存储器宽度;行缓冲器,具有多个行区域,并在这些行区域中存储输入图像数据的像素数据;行缓冲器写入控制部,对所述像素数据向所述行缓冲器的写入方向进行控制;行缓冲器读出控制部,读出在所述行缓冲器中存储的像素数据,并向所述通常总线及所述扩展总线选择性地输出;帧存储器写入目的地控制部,对从所述通常总线及所述扩展总线得到的像素数据向所述帧存储器的写入目的地进行控制;以及地址控制部,控制所述帧存储器的写入地址;根据图像旋转指示信号,由所述行缓冲器写入控制部控制向所述行缓冲器的写入方向,通过所述行缓冲器读出控制部向所述通常总线及所述扩展总线分开输出所述像素数据,并且,通过所述帧存储器写入目的地控制部对从所述通常总线及所述扩展总线获得的像素数据向所述帧存储器的写入目的地进行控制。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于株式会社东芝,未经株式会社东芝许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201010125971.0/,转载请声明来源钻瓜专利网。
- 上一篇:生物质成型燃料锅炉配风系统
- 下一篇:一种新型数控链条式锅炉
- 彩色图像和单色图像的图像处理
- 图像编码/图像解码方法以及图像编码/图像解码装置
- 图像处理装置、图像形成装置、图像读取装置、图像处理方法
- 图像解密方法、图像加密方法、图像解密装置、图像加密装置、图像解密程序以及图像加密程序
- 图像解密方法、图像加密方法、图像解密装置、图像加密装置、图像解密程序以及图像加密程序
- 图像编码方法、图像解码方法、图像编码装置、图像解码装置、图像编码程序以及图像解码程序
- 图像编码方法、图像解码方法、图像编码装置、图像解码装置、图像编码程序、以及图像解码程序
- 图像形成设备、图像形成系统和图像形成方法
- 图像编码装置、图像编码方法、图像编码程序、图像解码装置、图像解码方法及图像解码程序
- 图像编码装置、图像编码方法、图像编码程序、图像解码装置、图像解码方法及图像解码程序





