[发明专利]连续扫描时域感测的非易失性存储器和方法有效

专利信息
申请号: 200980153393.7 申请日: 2009-12-15
公开(公告)号: CN102272852A 公开(公告)日: 2011-12-07
发明(设计)人: R-A·瑟尼 申请(专利权)人: 桑迪士克公司
主分类号: G11C16/26 分类号: G11C16/26;G11C11/56
代理公司: 北京市柳沈律师事务所 11105 代理人: 黄小临
地址: 美国加利*** 国省代码: 美国;US
权利要求书: 查看更多 说明书: 查看更多
摘要: 字线上的一页非易失性多电平存储器单元经由位线被感测放大器并行感测。施加到字线的作为时间的增加函数的预定输入感测电压允许在一个扫过中扫描存储器单元的全部范围的阈值。然后感测各个单元的阈值被减少为通过标记各个单元变得导电的时间的时域感测。针对字线和位线延迟而被调整的每个导电时间可以用于导出在单元变得导电时出现在该单元本地的字线处的感测电压电平。出现在本地的感测电压电平产生该单元的阈值。该时域感测对于多电平存储器的电平的数量相对不敏感,因此在一个扫过中迅速分辨多个电平。
搜索关键词: 连续 扫描 时域 非易失性存储器 方法
【主权项】:
一种并行感测一组非易失性存储元件的方法,包括:提供字线,用于访问位于距离所述字线的输入端的位置x1、x2、......xi、......xn处的该组存储元件;提供施加到所述字线的输入端的输入扫描感测电压VINWL(t);预先确定具有作为xi和时间的函数的电压幅度的字线响应函数VWL(xi,t),该响应函数是对于施加到所述字线的输入端的输入扫描感测电压VINWL(t)的字线电响应;通过向字线施加该感测电压VINWL(t),确定在所述组的每个存储元件处的指示存储元件何时开始导电的时间的时间标记ti;以及通过求所述字线响应函数在存储元件的位置处以及在由与该存储元件相关联的时间标记ti指示的时间时的值来确定每个存储元件的阈值电压VTi。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于桑迪士克公司,未经桑迪士克公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200980153393.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top